This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4225:CLKOUT 抖动和 SNR

Guru**** 2382480 points
Other Parts Discussed in Thread: ADS4225
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/966227/ads4225-clkout-jitter-and-snr

器件型号:ADS4225

大家好、

我对 ADS4225抖动有疑问。

我想 CLKOUT 的时钟抖动是根据孔径抖动140fs 计算得出的。

它导致1 /(140 * 77.7MHz)=92ps、其中 fs 为77.7MHz。 它也等于 t_jitter。

正确吗?

SNR 抖动也可通过公式10.2.2.4 (2)计算。

如果通过上述 t_jitter 值计算 SNR、则会产生45dBc、其中 f_in 为10MHz。 正确吗? 我认为它太低了。

此致、

Hideki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hideki (隐藏):

    是的、孔径抖动为140fs。  根据第10.2.2.4节中的公式3、系统总抖动是孔径抖动和外部时钟抖动的 RMS 和。  我不遵循等式1/(t_cure * fs)、总抖动不会为92ps。

    如果您使用非常好的外部时钟、则抖动性能由孔径抖动决定。  仅由于抖动贡献、这就将10MHz 时的 SNR 限制在100dB 以上。  实际上、该频率下的 SNR 性能将由热噪声而不是抖动决定。

    -RJH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、RJ、

    感谢您的建议。
    客户希望将 CLKOUT 用作 FPGA 的时钟输入、并需要计算抖动以满足 FPGA 时钟要求(<±750ps)。 当然、计算中需要考虑外部时钟抖动、但如何计算孔径抖动的影响?

    此致、

    Hideki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    总抖动=sqrt ((孔径抖动)^2+(时钟抖动)^2)。

    -RJH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 RJ

    很抱歉让你感到困惑。 我想知道时域中的 t_jitter (孔径抖动)的大小、该值应根据140fs 进行计算、因为 fs 是频率。 我猜第一个问题是对等的,但你说不正确。 我想问您。

    Hideki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    时域中的孔径抖动*是*。  它是140 fs… 即140毫秒。  我理解这种混淆、因为"FS"通常指的是采样频率。 -RJH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    是的...我对您的想法感到困惑。 我知道抖动是以 femto 秒为单位写入的。

    非常感谢。

    此致、Hideki