This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200:JESD204B 通道损坏

Guru**** 2387080 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/957522/adc12dj3200-damage-of-jesd204b-lane

器件型号:ADC12DJ3200

尊敬的技术支持团队:

在数据表第7.4.4节中,“长时间关闭高速数据输出可能会损坏输出串行器…”
有一个关于注意事项的说明。  

[问题1]
具体时间是多少(分钟、天、年?) “延长时间”?

[问题2]
即使 CLK +/ CLK-没有输入、也会发生损坏吗?

[问题3]
以下设置是否足以作为初始设置序列、以防止在电源开启后所有16条通道受损?
是否有任何其他应设置的寄存器?
(*在设置以下内容后、再次操作 ADC 时、其他 JESD 参数设置、SYSREF 校准、前景校准
预期将执行。)
(1) SOFT_RESET = 1b @ 000h
(2) JESD_EN = 0b @ 200h
(3) CAL_EN = 0b @ 061h
(4) JEXTRA_A = FFh @ 20Ah、JEXTRA_B = FFh @ 20Bh
(5) CAL_EN = 1b @ 061h
(6) JESD_EN = 1b @ 200h

此致、

TTD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 TTD、

    长时间关闭高速数据输出会导致非对称老化、这会产生更长期的影响、并可缩短器件的寿命。

    不会、通过关闭器件的时钟、不会造成损坏。

    最好的选择是不对 ADC 应用时钟以节省功耗、也不会损坏 ADC。

    此致、

    Neeraj