主题中讨论的其他器件:ADC12DJ5200RF、 LMX2594
您好!
我查看的是 EVB 的用户手册、对时钟要求有一些疑问。
使用图 B-3中所示的带有外部基准时钟的、REFCLK (J17)上的相位噪声要求是什么?
2.如手册图 B-1所示、将其与外部时钟结合使用、REFCLK (J10)上的相位噪声要求是什么。
-我知道可以根据 ADC 数据表计算抖动要求、但是否有任何其他要求、例如相位噪声掩码 f。
-计算抖动时、相位噪声积分的典型低频是多少。
-较低频率偏移(低于抖动计算的积分范围)下的相位噪声如何影响性能?
3.我假设您在 TI 对 ADC12DJ5200RF 进行评估时使用了内部时钟选项(图 B-2)。
-您能否提供基准(在此设置中为 LMX2594的 RFOUTA)的相位噪声图?
提前感谢您的帮助!
此致
Benedikt Gerber