This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ5200RFEVM:时钟选项和时钟要求

Guru**** 2380860 points
Other Parts Discussed in Thread: ADC12DJ5200RF, LMX2594
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/957455/adc12dj5200rfevm-clocking-options-and-clock-requirements

器件型号:ADC12DJ5200RFEVM
主题中讨论的其他器件:ADC12DJ5200RFLMX2594

您好!

我查看的是 EVB 的用户手册、对时钟要求有一些疑问。

使用图 B-3中所示的带有外部基准时钟的、REFCLK (J17)上的相位噪声要求是什么?

2.如手册图 B-1所示、将其与外部时钟结合使用、REFCLK (J10)上的相位噪声要求是什么。

-我知道可以根据 ADC 数据表计算抖动要求、但是否有任何其他要求、例如相位噪声掩码 f。

-计算抖动时、相位噪声积分的典型低频是多少。  

-较低频率偏移(低于抖动计算的积分范围)下的相位噪声如何影响性能?

3.我假设您在 TI 对 ADC12DJ5200RF 进行评估时使用了内部时钟选项(图 B-2)。

-您能否提供基准(在此设置中为 LMX2594的 RFOUTA)的相位噪声图?

提前感谢您的帮助!

此致

Benedikt Gerber

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Benedikt:

    REFCLK 和 DEVCLK 的相位噪声要求应与 HP8644B 信号发生器或更高版本一致。

    我附加了 HP8644B 的相位噪声图以供参考。

    用户指南中还提供了其他信号发生器建议、用于满足两个时钟输入的相位噪声要求。 通常情况下、我们使用 R&S SMA100B 和选项 K711、低相位噪声选项。 另一个不错的选择是 R&S SMA100A、带选项 B22。

    在所有建议中、我们强烈建议对连接到 EVM 的所有时钟和模拟输入进行带通滤波、以提供更干净的杂散信号。

    对于最后一个问题、在 LMX2594上、数据表中提供了大量相位噪声图供参考。 我们在 EVM 上提供了这一选项、供客户选择将其用作为 ADC 计时的合适替代方案、但性能会略有下降、即 SNR 可能会降低1dB、通常在较高频率下。

    此致、

    Rob