This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1232:上电复位和偏移校准

Guru**** 1129500 points
Other Parts Discussed in Thread: ADS1232
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/962491/ads1232-power-on-reset-and-offset-calibration

器件型号:ADS1232

尊敬的 TI 团队

我想问一下 ADS1232

我看到下面的 E2E 帖子介绍了以下上电复位方法。

https://e2e.ti.com/support/data-converters/f/73/t/819759?ADS1232-ADS1232-offset-failure-during-power-on

在 VDD / DVDD 达到标称工作电压后、・至少等待10us、然后将 PDWN 置于高电平
・等待100us 并将 PDWN 变为低电平
・等待50us 并将 PDWN 置于高电平
・μ s 等待转换完成、通过监控 DRDY / DOUT 是否从高电平转换为低电平
・读取转换结果并发送额外的 SCLK 以启动偏移校准

偏移校准在此结束时执行。 此操作是否必要?
此外、请告诉我、除了控制 PDWN 引脚之外、是否还有必要进行偏移校准的原因。

此致、

是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    除了偏移校准寄存器、PDWN 引脚复位所有 ADS1232器件内部值。  如果上电出现问题、偏移校准寄存器中可能存在损坏的数据。  通过发送26个或更多 SCLK 来发出自偏移校准时、校准过程将纠正偏移寄存器中损坏数据的任何可能问题。

    始终建议在加电时发出偏移校准、以消除 PGA 和调制器级的任何偏移。

    此致、

    Bob B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bob B

    感谢您的回复。

    我想提出补充问题。

    我还收到了客户的请求、要求在启动时执行偏移校准时提出以下问题。


    第1号

    "始终建议在加电时发出偏移校准、以消除 PGA 和调制器级的任何偏移。"

    我听说在启动时将执行偏移校准。 在此之前、我应该执行上电复位吗?

    第2号
    ADS1232内部生成的偏移(PGA、调制器等)是否由内部非易失性存储器保持?
    (数据表中没有存储器表示法。)

    第3号
    如果第2个问题是"是"、偏移校准是否是复位非易失性存储器中保留的偏移的功能?

    第4号
    IC 的使用寿命是否会随每次启动时是否使用偏移校准而变化? (我认为它不会改变太多。)

     


    此致、

    是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    下面我将回答您的问题。  我想强调的是、自偏移校准不是自动完成的。  可以随时发出自偏移校准、并且应在器件启动时以及 PGA 增益更改时发出自偏移校准。  自偏移校准会在 PGA 前放置一个内部短路、该内部短路是中模拟电源。  结果应该为零、但是如果不是零、结果被放置在内部易失性存储器中。  在随后的转换中、偏移校准的内容会自动从每次转换中减去。  从器件传输的结果将具有校正的结果。

    加电时、偏移校准存储器的内容应该从零开始。  但是、在某些情况下、上电复位可能无法成功完成。  对 PDWN 引脚进行脉冲并将器件复位为上电默认接受偏移存储器。  因此、如果偏移存储器(我们称为寄存器)中存在垃圾数据、则转换结果将包括此无效数据。  要校正偏移存储器的内容、应发出自偏移校准。

    您可能遇到的一个问题是、为什么在复位器件其余部分的 PDWN 引脚脉冲上不清除偏移校准存储器?  原因是 PDWN 引脚的主要用途是将器件置于低功耗状态。  每次 PDWN 引脚变为低电平并恢复高电平时、设计人员都不希望始终发出自偏移校准。  这样、PDWN 引脚恢复高电平后、下一个转换才有效。

    现在回答问题:

    第1号

    "始终建议在加电时发出偏移校准、以消除 PGA 和调制器级的任何偏移。"

    我听说在启动时将执行偏移校准。 在此之前、我应该执行上电复位吗? [BOB]在加电时不会自动执行自偏移校准。  ADS1232是引脚控制型器件、通信仅来自器件。  在模拟和数字电源均达到标称工作电压后、PDWN 引脚必须保持低电平至少10us。  我建议使用一个微型 GPIO 来控制 PDWN 引脚、以便能够控制该引脚。  我还建议在 PDWN 引脚设置为高电平并且器件正在运行后、PDWN 应脉冲高电平-低电平-高电平、以确保器件处于正确的运行状态。  在 PDWN 引脚脉冲之后、等待第一次转换完成、然后读取转换结果、发送至少2个额外时钟(26个或更多 SCLK)来发出自偏移校准。

    第2号
     ADS1232内部生成的偏移(PGA、调制器等)是否 由内部非易失性存储器保持?
    (数据表中没有存储器表示法。) [BOB]存储器是易失性的、因此必须在每次加电后发出自偏移校准。

    第3号
    如果第2个问题是"是"、偏移校准是否是复位非易失性存储器中保留的偏移的功能?

    第4号
    IC 的使用寿命是否会随每次启动时是否使用偏移校准而变化? (我认为它不会改变太多。) [BOB]自偏移校准不依赖于器件的寿命。  如果问题是非易失性存储器的写入周期、则本例中的存储器是易失性的、并且没有写入生命周期。

     

    此致、

    Bob B