This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS52J90EVM:ADS52J90EVM -不同的 LMK 时钟输出

Guru**** 1144270 points
Other Parts Discussed in Thread: ADS52J90EVM, AFE58JD18EVM, AFE58JD18
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/961948/ads52j90evm-ads52j90evm---different-lmk-clock-outputs

器件型号:ADS52J90EVM
主题中讨论的其他器件: AFE58JD18EVMAFE58JD18

我将 使用 TSW14J56 FPGA 板评估 ADS52J90EVM 板。 我对测试一些替代时钟速度感兴趣。 HMC-DAQ GUI 软件上的所有默认脚本看起来都绕过了 LMK 芯片上的 PLL。 根据寄存器设置、似乎他们通过 CLKin1进入 EVM 板上的40MHz 振荡器、并将其传递或分频至10MHz、而无需使用 PLL。 我对尝试使用 LMK 的 PLL 输出更高的时钟感兴趣、例如80MHz 或100MHz。 我将遇到2个问题:

  1. 我已经能够在 LMK 中强制保持模式、以便 PLL1输出是我选择的 DAC。 我可以探测并测量 网"CP1"上 CVHD-950-100.000 VCO 的控制电压是否随 LMK 芯片中 DAC 寄存器设置的变化而变化。 但是、无论 VCO VCTRL 电压是1V、1.6V 还是2.4V、它都只输出100MHz 的参考时钟。 这是 VCO 的正确行为吗?
  2. 即使在 LMK 上 OSCin 输入的100MHz 输入不可更改的情况下、我也应该能够使用 LMK 内的 PLL2将该时钟分配给器件和芯片的 SYSREF 时钟输出。 但是、我无法使 PLL2锁定该传入的100MHz。 我已确保设置正确、以便 PLL2_N_MUX 和 VCO_MUX 完成循环、我确保 PLL2 R 和 N 值的 VCO0或 VCO1处于其指定频率。 但 PLL2绝不会锁定。 是否有任何 HMC-DAQ GUI 格式的示例脚本实际使用了我可以用作参考的 LMK 芯片 PLL?

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Eric、

    感谢您使用 TI 的 ADC 和 LMK 芯片! 现在、ADS52J90EVM 使用外部时钟来实现 JESD 模式。 这样、它可以灵活地进行不同的时钟频率调整。  

    正如您指出的、LMK 中的 PLL 需要满足特定的锁定条件。 因此、ADC 时钟频率不是那么灵活。  

    AFE58JD18EVM 中也使用了相同的 LMK 芯片。 我认为 AFE58JD18配置可能会对您有所帮助。  

    对于特定频率配置的确切 LMK 配置、我建议您联系 LMK 支持团队。  

    谢谢!

    e2e.ti.com/.../Init.cfge2e.ti.com/.../C_5F00_AFE58JD18_5F00_JESD_5F00_8L_5F00_16x_5F00_14b_5F00_DPM.cfg