有时无法更新 DAC80004输出通道
尽管写入并加载了新值(??)、该值仍会保留复位值 同步 LDAC 模式控制
我的想法:在我看来、DAC 的状态是通道的一种闩锁、因为整个 DAC80004环境必须再次断电才能解决此状态。
当 SPI 接口信号在器件上存在5V 电源之前变为有效时、是否会出现这种情况?
POR 连接到5V 电源、LDACn 连接到0V。
SPI 和 CLR 输入通过具有3V3输出的电流耦合器连接到 FPGA 引脚
在 FPGA 加电和配置期间以及 DAC80004 5V 电源可用之前、这些引脚为"1"(3V3)。
此时、我们还发现了将 POR 信号连接到3V3而不是5V 时的问题。 在这种情况下、3V3在5V 之前出现。
另一个要确保的问题是:当只想使用 SW 负载时、应如何处理 LDACn 引脚?