This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS131A02:当/DRDY 信号变为低电平之前的 ADC 读取时会发生什么情况?

Guru**** 2387830 points
Other Parts Discussed in Thread: ADS131A02
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/912140/ads131a02-what-happen-when-adc-read-before-drdy-signal-goes-to-low

器件型号:ADS131A02

各位专家:

我们将使用具有异步中断模式的 ADS131A02。 该模式使用来自 ADS131A02的/DRDY 信号来了解转换数据是否可用。 当 CPU 在/DRDY 就绪(低电平)之前读取数据时、可以读取哪种类型的数据? 是否简单于先前的转换数据?

此致、

Uchikoshi

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uchikosi-San、


    当在/DRDY 变为低电平之前读取 ADS131A02时、转换将不可用。 发生这种情况时、器件将输出来自 ADC 的最后或现有数据。 如果 ADC 刚刚启动、则 ADC 可能会报告000000作为数据。

    请注意、在一个数据周期的 DOUT 上输入 ADC 转换数据存在延迟。 我们正在对数据表进行一些新的编辑、使用 sinc3滤波器的 ADS131A02的延迟和稳定看起来像这样:


    吴约瑟