This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J69:需要 ADS54J69IRMP 器件 SPI REG 值生成 GUI

Guru**** 686160 points
Other Parts Discussed in Thread: ADS54J69EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/925880/ads54j69-ads54j69irmp-device-spi-reg-value-generation-gui-is-required

器件型号:ADS54J69

尊敬的先生  

需要 使用 ADS54J69IRMP 器件 SPI 寄存器映射值生成 GUI SIR  

请提供下载同一 SIR 的链接  

谢谢你

此致  

Balakrishna J  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../GUI.pptxBalakrishna、

    GUI 可从 TI 网站上的 ADS54J69EVM 产品文件夹下载。 请参见随附的。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的先生:

    非常感谢   

    您能不能为您提供有关 FPGA 接口的帮助  

    1) 1)用于 连接 Xilinx MPSoC 的 Linux SPI 驱动程序或裸机 SPI 驱动程序

    2)与通过 GUI 生成的寄存器集相混淆、数据表显示某些寄存器集、而 GUI 生成一些寄存器集  

    因此不会产生混淆  

    我希望以320MHz 时钟运行 ADC 以进行采样,并在每个通道上运行2个通道,两个通道都需要处于活动状态和  

    LMFS  => F=1和 K=1  

    请帮助您解决问题  

    谢谢你

    此致  

    Balakrishna J  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Balakrishna

    对于#1、我无能为力。

    对于#2、根据 JESD204B 标准、以下公式必须满足:17 < F * K < 1024 和1 < K < 32

    由于您将使用 LMF = 422、F = 2。  为了满足上面的等式、我们通常设置 K = 16。

    该器件可在低通或高通模式下运行。 我正在向 您发送配置文件、尝试将其配置为低通模式、K = 16。

    采样率为320MHz 时、ADC 输出速率将为160MHz。 SYSREF = ADC 数据速率/(n * K)、其中 n =整数。

    您可以使用的最大 SYSREF 频率为160M/16=10MHz。

    请尝试一下。

    此致、

    Jim

     e2e.ti.com/.../4222_5F00_mode_5F00_Low_5F00_pass_5F00_filter_5F00_REG_5F00_CONFIG.txt