This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42LB49:ADC 的时钟源建议

Guru**** 2515685 points
Other Parts Discussed in Thread: ADS42LB49, CDCE62002

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/921615/ads42lb49-clock-source-suggestion-for-the-adc

器件型号:ADS42LB49
主题中讨论的其他器件: CDCE62002

您好!

我正在进行一项设计、并计划在200MHz 采样率下使用 ADS42LB49。

不过、我是不是要将 CDCE62002用作时钟源、但对于 ADC 而言、抖动似乎有点高?

对于为 ADC 计时的最佳方法是否有任何建议?是否最好使用方波或正弦作为时钟源?

此致、

Mahmoud

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马哈穆德

    我们大多数较新的高速 ADC 使用 LMK 系列的时钟器件、例如 LM04828。 您需要确定 ADC 需要多少 SNR 性能。 由此、您可以确定时钟源的抖动要求。 请参阅随附的、了解有关此方面的更多信息。 大多数高性能时钟器件都有多种输出选项。 我们通常使用差分 LVPECL、因为它提供的振幅高于 LVDS。  在 IF 较高时 、该 ADC 具有较高振幅的时钟、性能更佳。

    我建议您将其发布到高速时钟论坛、以获得更多建议。

    此致、

    Jim  

    e2e.ti.com/.../1440.Clocking-High-Speed-Data-Converters-_2D00_-3_5F00_17_5F00_2013.pptx