This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4149:数字接口问题

Guru**** 2391935 points
Other Parts Discussed in Thread: ADS4149

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/944776/ads4149-question-to-digital-interface

器件型号:ADS4149

你(们)好

关于 ADS4149:

-在数据表中、引脚23标记为"保留"。 我将其连接到 GND 是否正常?
-在我的应用中,我将使用4个 ADC,这些 ADC 直接连接到 FPGA。 我需要"输出时钟"的用途是什么?
-对于输入时钟、数据表的"图121"显示了交流耦合。  

我想您还需要一个100欧姆的终端电阻器、对吗?

谢谢
Fred

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Fred、

    您不应将任何器件连接到引脚23。

    输出时钟用于帮助将数据计时到 FPGA 中。 该时钟的上升沿和下降沿以数据有效时间为中心、以便在大多数情况下提供最佳设置和保持时间。 如果需要、也可以移动该时钟来帮助计时。 强烈建议使用此时钟来锁存数据。

    建议 在 CLKP 和 CLKM 信号之间添加一个100欧姆端接电阻器。 我会将其放置在交流电容器之后、并尽可能靠近 ADC 时钟引脚。

    此致、

    Jim