This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC122S021:以恒定 CS 低电平的方式读出 ADC (ADC122S021)

Guru**** 2379200 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/938748/adc122s021-coninuously-read-out-adc-adc122s021-with-permanent-cs-low

器件型号:ADC122S021

你(们)好

我们已经使用该 ADC 并使用 FPGA 连续读取数据。 此时、我们生成 CS 为低电平的32个时钟周期和 CS 为高电平的2个额外周期。
我不´m 数据表是否可能/允许将 NCS 保持在低电平并在两个通道之间永久读取。

如果是、是否也可以修复 NCS 引脚的接地问题?


此致

Thomas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是的、此器件能够执行该操作。 在 CS 处于低电平时、SDI 可以更改下一个要采样的通道。  

    但我不建议将 CS 永久拉低。 提供 CS 后、您可以修复 SDI 和时钟之间的任何时钟错误计数或不匹配问题

    在完成所需的转换后、将 CS 置为高电平是一种好的做法

    此致

    Cynthia