This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC161S997:DAC161S997的响应时间、上行数据速率

Guru**** 2386620 points
Other Parts Discussed in Thread: DAC161S997
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/928706/dac161s997-dac161s997-of-respons-time-updata-rate

器件型号:DAC161S997

Hellow

型号:DAC161S997

我想知道电流环路的响应时间

  我已在数据表中确认、稳定时间会根据容量而变化。

  我认为响应时间将根据容量而变化。

  我想定义电流环路从10%到90%的变化时间

是否有最大输出更新速率来保持4mA 电流?

  即使数据在10MHz 时钟下持续更新、电源电流是否非常低?

请给我建议。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    1、您认为稳定时间将根据电容器 C1、C2和 C3变化。 数据表的图4显示了不同电容值下不同步长的 DAC 的典型稳定时间。 DAC 趋稳由10%至90%的压摆率决定、因此您可以预期图4中的数据响应时间相似。  

    默认情况下、在 SPI 总线上无有效活动100ms 后、将出现 SPI 超时错误。 此类错误会将 ERRB 驱动为低电平、并随后导致环路电流变为其误差低电平(如果 errlvl 连接到 GND)或误差高电平(如果 errlvl 连接到 VD)。 与误差低/高相对应的电流电平可使用其相应的寄存器进行设置。

    通过向 ERR_CONFIG 寄存器的位0写入"1"来屏蔽 SPI 超时错误、可以禁用此行为。  

    请告诉我这是否有帮助。 谢谢!

    此致、

    请  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答。

    我了解 DAC 需要连续输入

    此致、