This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3484:将设计从 DAC3482更改为 DAC3484

Guru**** 2502205 points
Other Parts Discussed in Thread: DAC3484, DAC3482

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/928452/dac3484-changing-design-from-dac3482-to-dac3484

器件型号:DAC3484
主题中讨论的其他器件: DAC3482
您好!
我的客户对 DAC3484有一个问题、如下所示、

 最宽的设计带宽为220MHz。 根据 DAC 的 FIR 滤波器带宽设计、 客户必须使用307.2MPSP 的数据速率。
之前、他们使用 DAC3482具有字宽格式模式、然后 DATACLKP/N (DDR)应为307.2MPSP、D[15:0] P/N 也应为307.2MPSP。 方框图如下:



现在、他们 需要将 DAC3484与 所有4个通道(即两组 IQ 复杂信号)配合使用、根据方框图、他们是否 需要将 DATACLKP/N (DDR)和 D[15:0]P/N 升级到614.4MPSP 、以满足307.2MPSP 对每个 IQ 复杂信号的数据速率的要求?
此致、
XG
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    XG、

    是的、这是正确的。 您需要锁存2倍以上的数据才能实现307.2MSPS 的有效数据。 因此、LVDS 总线速率必须增加2倍。

    请在论坛帖子中告知客户、这样可能会转移到 HSC (目录)或 WI 支持。

    -Kang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Kang 的帮助!