请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADC12020 大家好、团队成员。
我想知道在 ADC12020中设置数据转换触发器的方法。 您能否告诉我如何使用任意时序开始采样保持?
此致、
Nagata。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Nagata-San
请参阅 ADC12020数据表方框图、时序图和 CLK 输入信号的说明。
在 CLK 的上升沿之后、输入信号被采样 tad (孔径延迟时间)。 CLK 输入应为具有低抖动的连续约50%占空比时钟信号。 CLK 输入的其他要求在直流和逻辑电气特性表以及交流电气特性表中列出。
当/OE (低电平有效输出使能输入)置为有效时、输出数据将在输出 DO0-11输出引脚6个时钟周期后提供与该采样输入对应的输出数据。
数据表的图40显示了示例应用电路。
此致、
Jim B