This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:如何设计合适的去耦电路

Guru**** 1860360 points
Other Parts Discussed in Thread: DAC38RF83
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/794593/dac38rf82evm-how-to-design-a-proper-decoupling-circuit

器件型号:DAC38RF82EVM
主题中讨论的其他器件:DAC38RF83

你好!

正如每篇论文所教授的、为了正确地对某个芯片的电源引脚进行去耦、我们应该在引脚消耗电流的频率范围内提供足够低的阻抗。 还可以! 但是、我们如何获得所需电流的任何类型的估计频率分布?!!

下面是一个示例。 我有一个 DAC。 我需要对 DAC 的某些电源引脚进行去耦、以便该引脚消耗的电流不会对施加的电压产生太大的干扰、从而以噪声的形式出现在 DAC 输出上。

在理想情况下、从该引脚到输出的电流频率分布掩码和 PSRR 可能会有所不同。 去耦电路的阻抗可以很容易地从以下条件中导出:Z去 耦合* Isdistrib * PSRR < Max_Noise_Limit。

不幸的是、我们不处于理想状态、我们没有 Isdistrib、通常也没有 PSRR。 当然、大多数器件都有 EVM、我们可以借用所需的原理图。 但是! 不同的 EVM 由不同的设计人员设计、他们可以使用不同的方法、个人风格和组件。 因此、当您从不同的 EVM 中选择原理图时、会导致混乱。

因此、最好不要选择原理图、而是了解其组件的派生方式。

您能否告诉我们、在设计去耦电路时、您如何估算所需的阻抗、电流分布等? 例如、如何在 DAC38RF8xEVM 中派生 DAC38RF83去耦电路?

此致、Vic。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    VIC:

    非常直观的帖子。 正确、设计"理想"旁路的参数不可用。 我们的方法在经验/理论上有点不同。 例如、对于 DAC38RF8x 器件、我们遵循分布式旁路方法的一般原理、即在每个电源引脚上放置一个10uF、1uF 和0.1uF。 我不能声称我们进行了广泛的试验,以核实这是绝对最佳的组合;然而,经验证明这是很好的。 通常会有一个问题、即每个引脚上的所有这些电容器是否都是绝对必要的。 我们没有明确的数据来确定这一点。 我猜我们的设计过于简单、但我们经常转向谨慎的一面;如果需要、不放置盖子比设计完成后添加盖子更容易。

    关于 DAC38RF8x 和其他射频采样器件上的旁路、请注意一点。 将数字旁路与模拟旁路隔离至关重要。 如果不这么做、数字噪声将流经模拟旁路电容器并将噪声耦合到模拟电路。 我们通过设计中的接地切断来实现这种隔离。 您可以参考 EVM 布局来查看旁路电容器的放置方式以及接地切断的实现方式。

    -RJH
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、RJ Hopper!

    感谢您的回复!

    此致、Vic。