This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3223:在哪里可以找到有关使用 SYSREF 实现完整系统同步的信息?

Guru**** 657500 points
Other Parts Discussed in Thread: ADC3223, ADC32J23
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/793212/adc3223-where-can-i-find-information-for-using-the-sysref-to-achieve-complete-system-synchronization

器件型号:ADC3223
主题中讨论的其他器件: ADC32J23

ADC322X 数据表的第一页提到、SYSREF 输入可实现完整的系统同步。  数据表中未充分说明如何实现这一点。  在哪里可以找到有关如何使用 SYSREF 同步多个 ADC322X 器件的详细信息?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好 Dan
    我已就您的问题通知 ADC3223专家。 您应在接下来的24小时内收到更详细的回复。
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    如果要同步多个 ADC、则使用 SYSREF 来复位/同步每个 ADC 的时钟分频器。

    默认情况下、时钟分频器设置为1。

    将 SYSREF 路由到多个器件时、确保所有 SYSREF 连接的路由长度匹配。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Dan 的回复。

    但是、我仍然需要其他信息。 我将提出其他问题、以便我们能够更好地确定我需要的特定信息。

    SYSREF 的运行是否与 JESD204B 一致(即是否符合)?

    应该持续生成 SYSREF、或者应该在启动时生成有限数量的周期来复位时钟分频器?
    (对于后面的情况、有多少个 SYSREF 时钟周期足以进行复位?)

    如果将 SYSREF 应用于多个器件、每个器件的帧时钟是否会对齐?

    我们如何确定时钟周期和脉宽?

    上升和下降时间要求是什么?

    谢谢、

    Dan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    很抱歉、我是指 ADC3223 (LVDS 变体)、而我现在将指的是 ADC32J23 (JESD)。

    是的、SYSREF 与该器件在子类1中的使用符合 JESD204B 标准。 与 LVDS 器件类似、SYSREF 会重置采样时钟分频器、但也会重置 LMFC 时钟分频器。 SYSREF 将同步多个器件、因为它有效地分布到每个相应器件。

    ADC32J23的数据表包含 SYSREF 的时序信息。

    其中设置时间为1nsec、保持时间为100pSec。

    一个 SYSREF 脉冲足以复位分频器、但这也是可配置的。 这来自数据表寄存器映射。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢 Dan、

    我直到现在才意识到有两种变体、其中 J 部分专门针对 JESD204B。

    现在我了解到、在 ADC3223器件中、SYSREF 会复位输入分频器、在 ADC32J23器件中、除了这一点、LMFC 分频器也会复位。

    此问题已解决。