This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J84:以4通道模式发送数据、JESD204B 帧汇编字节表示(LMF:421)

Guru**** 2387830 points
Other Parts Discussed in Thread: DAC38J84, ADS54J66, ADS54J66EVM, DAC38J84EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/801804/dac38j84-sending-of-data-with-4-lane-mode-and-jesd204b-frame-assembly-byte-representation-lmf-421

器件型号:DAC38J84
主题中讨论的其他器件: ADS54J66ADS54J66EVM

1)数据表提供第31页表10说明 了双通道的 JESD204B 帧汇编字节表示(LMF:421)、内部 架构第-24页功能方框图 说明了 A、B、C、D 通道、但  在第31页中、它表示 I0、Q0、I1、Q1、I2、Q2、I3、Q3、 这意味着每个单独的 chaneel 都被视为 I 和 Q、如果 DAC 的采样为2.5Gsps、DAC 的最大输出电压将是多少

2)在功能方框图第24页 中、我们已经看到输入复用和输出复用器件是可配置的、也就是说、我们是否可以将相同的数据与所有 DAC 输出相同这些数据也可以互换。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Pradeep、
    1.对于双通道模式,只有2条数据路径可用。 您可以将数据路径用作两个独立通道(即 A 或 B)、或将数据路径用作 I/Q 信号路径。 NCO 和 QMC 等大多数信号链处理块都设计用于正交上变频。
    对于四通道、您可能有4条数据路径、要么将它们用作全部四个独立通道、要么使用2对 I/Q 数据。
    2.您可以使用输入和输出多路复用器来多路复用周围的数据路径。 输入和输出多路复用器还可以"复制"周围的相同数据路径以进行调试。
    -Kang
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    姜夏

    我们的要求:

    DAC 采样率:2.4GSPS

    DAC 模式:IQ 模式双通道

    通道数:4个通道

    (LMF = 421)的 JESD204B 帧汇编字节表示(双通道)


    为了使用 JESD204B 在 IQ 双通道模式下将数据发送到 DAC、上图所示的帧组合是否正确?  (第一列是 CH1数据,第二列是 CH2数据,第三列是 CH1数据,第四列是 CH2数据... 依此类推。)

    2.如果我们想 在操作期间使用 Sysref 信号重置 NCO,配置 CONFIG31寄存器是否足够?


    如果我们可以在运行期间使用 Sysref 信号重置 NCO、那么重置 NCO 频率需要多少个时钟? 您能否提供使用 sysref 信号进行 NCO 复位的时序图?

    4.在 DAC38J84数据表中,针对 RDAC 内部寄存器的 SPI 配置。 如果我们使用7位地址,那么如何使用0x80地址的 config127寄存器?


    5、如果我们想在 IQ 模式下使用具有4条通道(LMF=421)的 DAC、那么以下 IQ 通道数据的表示是否正确?


  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    [引用 user="Hassen Basha1]1. 为了使用 JESD204B 在 IQ 双通道模式下将数据发送到 DAC、上图中所示的帧组合是否正确?  (第一列是 CH1数据,第二列是 CH2数据,第三列是 CH1数据,第四列是 CH2数据... 依此类推。)[/quot]

    是的、上图正确。 "I"表示通道1、而"Q"表示通道2数据模式。 末尾的编号(即 I1、Q1、I2、Q2、I3、 Q3、I4、Q4)是相对于时间的样本数。 随着时间的推移,这种情况继续增加。

    [引用 user="Hassen Basha1]2. 如果我们希望 在操作期间使用 Sysref 信号重置 NCO,则通过 配置 CONFIG31寄存器可以满足要求?[/QUERT]

    是的、然后您需要触发进入 SYSREF 接收器电路(SYSREFp/n)的 SYSREF 脉冲、以便正确复位 NCO 计数器。 有关详细信息、请参阅以下应用手册:

    [引用 user="Hassen Basha1]3. 如果我们可以在运行期间使用 Sysref 信号重置 NCO、那么重置 NCO 频率需要多少个时钟? 您能否提供使用 sysref 信号进行 NCO 复位的时序图?[/quot]

    我们必须进行测量并返回给您

    [引用 USER="Hassen Basha1]4.in DAC38J84 数据表中 RDAC 内部寄存器的 SPI 配置。 如果我们使用7位地址,那么我们如何使用0x80地址的 config127寄存器?

    这是一个拼写错误。 应为0x7F。

    [引用 user="Hassen Basha1]5. 如果我们要在 IQ 模式下使用具有4条通道的 DAC (LMF=421)、则以下 IQ 通道数据表示是正确的?[/QUERP]

    它应如下所示。 如果需要、可通过输出多路复用器配置将输出"复制"到输出通道 IoutC 和 IoutD。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Kang Hsia。

    请尽早提供使用 sysref 信号的 NCO 复位时序图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    姜夏

    以了解以下问题

    5、如果我们想在 IQ 模式下使用具有4条通道(LMF=421)的 DAC、那么以下 IQ 通道数据的表示是否正确?

    两个 IQ 输入通道(通道1为 I1、Q1、通道1为 I2、通道2为 Q2) 和两个通道实际输出(例如 A B 或 CD 通道)

    I1和 Q1的求和发生在图(I1+Q1)所示的夏季模块中、类似地、I2和 Q2通道的求和发生在夏季模块(I2+Q2)中。 总和输出(I1+Q1、I2+Q2) 通过滤波器(x/sinx)、小数延迟和馈送到16位 DAC (A 或 B 或 C 或 D、具体取决于输出多路复用器选择)的输出多路复用器。 16-b DAC 的输入是实数数据、16-b DAC 的输出也是实数输出。  

    我们希望使用以下方法

    双通道 IQ 数据作为输入 (I1、Q1 -通道1、I2、Q2 -通道2)

    最终 DAC 输出为2通道实数模拟输出(CH1和 CH2)。

    请建议上述方法是否正确?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    哈森

    您的最新图片不正确。 根本没有 I2和 Q2。 我已经发布了我的图纸、其中最后一个编号是与时间相关的样本编号。 有关详细信息、请参阅我的上一篇文章。
    -Kang
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    哈森

    一个 SYSREF 脉冲后、NCO 需要大约457个时钟周期来更新。 请参阅附加视图。 这显示了 SYSREF 和 DAC 输出的单个脉冲。 NCO 以1MHz 的频率运行、然后在 SYSREF 脉冲之后切换到5MHz。 此更新的总时间为620ns。 DAC 时钟的运行频率为737.28MHz。

    此致、

    Jim


  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,Hassen
    自5月21日以来,没有发布任何内容。
    您是否需要有关此主题的任何其他信息、或者此主题是否已解决?
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

     与 Sysref 相关的 NCO 更新时间是否始终固定为457个时钟? 或者它将随每个 sysref 脉冲而变化。

    此致、

    K Hassen Basha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Kang,
    如何使用 AB QMC 增益和相位块之前的夏季模块。 如果我想使用此夏季模块对 I、Q 通道数据(i+Q)求和、并将实际数据发送到 DAC 输入。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    始终固定。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hassen、

    您可以在此处使用 DAC38j84 GUI:

    在 GUI 内部、您可以自动配置器件。 加法块在这里

    在左下角、您可以双击并获取寄存器设置。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我需要对插入器卡(TSW14J10)与各种 EVM 的连接进行一些澄清。 下面是我们使用的评估模块:

    1)   FPGA 评估模块–Virtex-7 FPGA VC709连接套件

    2)   ADC–ADS54J66EVM–ADS54J66高速 JESD204B 接口 ADC

    3)   DAC–DAC38J84EVM–DAC38J84高速 JESD204B 接口 DAC

    对于模块级测试,我们需要将 FPGA EVM 与我们已识别插入器卡(TSW14J10)的 ADC 和 DAC EVM 连接起来,并需要确认我们是否可以使用相同的插卡,或者是否有更适合 EVM 的其他插卡 如上所述。