This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TSW14J57EVM:TRIG IN -可调电平

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/804748/tsw14j57evm-trig-in---adjustable-level

器件型号:TSW14J57EVM

您好!  

请问如何更改 J13的输入电平? 我想将3.3V 电平输入 TRIG_IN。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Takuma、

    对于3.3V 电平输入信号、在开关 SW7上、打开开关4并关闭其他三个开关。

    开关 SW7控制 TRIG 信号连接到的 FPGA 组所使用的电压。 可用电压 如下:

    SW1打开、SW2、SW3、SW4关闭= 1.4V

    SW2打开、SW1、SW3、SW4关闭= 1.8V (默认值)

    SW3打开、SW1、SW2、SW4关闭= 2.5V

    SW4打开、SW1、SW2、SW3关闭= 3.0V

    只能打开一个开关。 可以获得其他值、但用户需要交换一个电阻器。 请参阅随附的原理图的表31。 请注意不要产生超出 FPGA 额定允许值的电压。FPGA 的额定输入电压最大 值为3.15V

    此致、

    Jim

    e2e.ti.com/.../TSW14J57EVM_2D00_SCH_5F00_E.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Jim  

    谢谢你。 那么、您无法将3.3V IO 用于此 EVM?  

    我是否需要将触发源的 VCCIO 设置为低于3.0V 或电平转换?  

    Ito

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    正确、3.3V IO 不可能。
    3.0V 是 Arria 10 FPGA Vccio 电路的最大标称电源电压。
    有关 Vcio 的建议运行条件、请参阅 Arria 10数据表中的表3。
    www.intel.com/.../a10_datasheet.pdf
    由于 FPGA IO 电压限制、我建议使用外部电阻分压器将电压降低到可接受的水平。
    此致、
    Jim B