This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:dac38RF82复位引脚和 trstb 引脚的用法

Guru**** 2394295 points
Other Parts Discussed in Thread: DAC38RF82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/798920/dac38rf82evm-dac38rf82-reset-pin-and-trstb-pin-usage

器件型号:DAC38RF82EVM
主题中讨论的其他器件:DAC38RF82

您好!

使用 DAC38RF82 GUI 时、我按下 DAC RESETB 引脚按钮、发现 DAC_RESET 线路未变为低电平。 我在 R178探测。 有趣的是、FTDI_TRSTB (在 R177处探测)变为低电平、并且即使在释放 DAC resetB 按钮后也保持在该电平。 DAC_RESET_LINE 始终保持高电平。  

然后、我查看了 dac38RF82数据表、在第126页和图141中、它说将 TRSTB 作为启动序列的一部分下拉为低电平。  

请您澄清以下内容。  

1.我应该将 DAC_RESET 拉为低电平然后再拉为高电平吗?

2.是否应始终将 TRSTB 设置为低电平?

FTDI_TCK、FTDI_TDI、FTDI_TDO 和 FTDI_TMS 的电平应该是多少?

请尽快澄清。

非常感谢。

Mallesh

  

 

  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    数据表显示 TRSTB 应始终为低电平。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    支持此设备的人员将在本周之前外出。 我们将在他有空时立即提供更多更新。

    1) 1) TRST_B 为 JTAG 复位。 因此、对于不使用 JTAG 的正常运行、TRST_B 应该被接至低电平。
    根据 EVM 原理图、TRST_B 未在 EVM 上物理连接到低电平并连接到 FTDI_TSRTB。 因此、作为启动序列的一部分、我猜 SW 会强制 FTDI_TRSTB 为低电平。
    2) 2) DAC_RESET 应为低电平状态周期需要长于10us 的脉冲信号。
    因此、DAC_RESET 的最终状态应为高电平。
    3) 3) TCK、TDI、TDO 和 TMS 都与 JTAG 模式相关。
    由于 JTAG 处于复位模式、这些信号的电平无关紧要。 数据表中注明了这些信号的最大和最小电平。

    WI 团队
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    3) 3) JTAG 接口的电平为1.8V CMOS。 如果您不打算使用 JTAG 接口进行边界扫描、请将 TRSTB 连接到低电平。 如果您将使用 JTAG 接口、则必须将 TRSTB 拉低(>10ms)、然后拉高以复位 JTAG 接口

    谢谢、
    埃本