This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC34J42EVM:需要具有采样率为50MSPS 的配置文件的 ADC34J42 EVM。

Guru**** 668880 points
Other Parts Discussed in Thread: ADC34J42, ADC34J42EVM, LMK04828, ADC34J43
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/868561/adc34j42evm-need-adc34j42-evm-with-configuration-file-having-50-msps-sampling-rate

器件型号:ADC34J42EVM
主题中讨论的其他器件:ADC34J42LMK04828ADC34J43

您好!

我们需要 ADC34J42 EVM、以便与具有以下主要配置选项的 TSW14J56 EVM 配合使用。

1) 1) 3)个将要使用的模拟输入通道。

2) 2)每个 通道的采样率为50MSPS、而不会影响有效采样频率精度。

3) 3)该 EVM 必须与具有 JESD204B 协议的 TSW14J56 EVM 连接。

我们能否在具有上述配置的 ADC3000 GUI 中加载配置文件?

请回复。

谢谢、

Ayyappan M.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayyappan M.、

    您当前是否具有 ADC34J42EVM 和 TSW14J56EVM、并且在捕获数据时遇到问题、或者是否希望抢先使用这些寄存器?

    ADC34J42EVM 具有一个板载时钟器件(LMK04828)、默认情况下、该器件将提供 ADC 采样时钟。 为了实现50MSPS 的速率、我需要创建一个配置文件来正确设置 LMK04828分频器。 我将很快返回配置文件。

    您知道您计划使用哪三种模拟输入吗?

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    我们将使用通道 A、B、C

    请提供上述要求的配置文件。

    谢谢、

    Ayyappan M.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 、Ayyappan M.、

    仔细观察后、我们将无法在50MSPS 下使用 ADC34J42EVM 的板载时钟解决方案。 LMK04828的最低 VCO 输出为2370MHz、我们可以分频的最高值为32 (74.0625MHz)。 最直接的解决方案是为 J10提供外部100MHz 输入、并加载所附的配置文件(CHD 断电)。

    e2e.ti.com/.../ExternalClockJ10_5F00_Fs50MHz_5F00_FPGA100MHz_5F00_CHDpwd.cfg

    LMK04828会将100MHz 传递给 FPGA、并对采样时钟进行2分频。

    如果您有任何疑问、请告诉我。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    还有几个与此相关的问题。

    1)对于50MSPS 采样率、为什么我们需要将100MHz 除以2并传递到 FPGA (如果我理解正确、则将 TSW14J56 EVM 称为 FPGA)?

    我们是否需要在进行采样时传递到 ADC34J42 EVM? 此外、对于 FPGA、我们还有一个 HSDC PRO GUI 软件、用于设置50 MSPS。

    2) 2)根据 ADC 34J42 EVM 的规格、根据以下链接中用户指南第3页的"简介"部分、其最大采样率为50MSPS。

    www.ti.com/.../slau579d.pdf

    那么、如何无法对其进行配置呢?

    3) 3)根据您的回复、您是否说要在 EVM 中进行硬件操作? 此外、加载的配置文件是否会影响其他模块、例如 JESD 接口时钟以及其他任何已经正常工作的模块?

    请尽快回复、以便我们可以根据您的意见计划我们的日程。

    谢谢、

    Ayyappan M

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ayyappan M:

    您是否收到了通过 TI 客户支持提交的问题的答案? 这些对于了解这些 EVM 的工作原理非常有帮助。

    1)对于50MSPS 采样率、为什么我们需要将100MHz 除以2并传递到 FPGA (如果我理解正确、则将 TSW14J56 EVM 称为 FPGA)?

    FPGA 需要的时钟是采样率的2倍。 这就是为 TSW14J56EVM 和 ADC34J42EVM 设计固件/硬件的方式。 我们使用 ADC34J42EVM 上的 LMK04828来实现这一点。

    我们是否需要在进行采样时传递到 ADC34J42 EVM? 此外、对于 FPGA、我们还有一个 HSDC PRO GUI 软件、用于设置50 MSPS。

    是的、LMK04828具有多个可具有不同分频器设置的输出。 我们同时向 ADC 发送一个用于采样时钟的50MHz 信号、并向 TSW14J56EVM 发送一个100MHz 信号。

    2) 2)根据 ADC 34J42 EVM 的规格、根据以下链接中用户指南第3页的"简介"部分、其最大采样率为50MSPS。

    www.ti.com/.../slau579d.pdf

    那么、如何无法对其进行配置呢?

    EVM 将以不同的采样率运行、但无法保证数据表的性能。

    3) 3)根据您的回复、您是否说要在 EVM 中进行硬件操作? 此外、加载的配置文件是否会影响其他模块、例如 JESD 接口时钟以及其他任何已经正常工作的模块?

    我提出的解决方案不需要对 ADC34J42EVM 或 TSW14J56EVM 进行任何硬件修改。 您将需要向 ADC34J42EVM 上的 J10提供外部100MHz 信号、然后加载我先前使用 ADC3000 GUI 共享的配置文件。 我已经在实验中验证了这在我的 EVM 上是可行的、因此 JESD 和其他一切都很好。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    对于用黑体字标出的对以下问题的答复,我仍然有疑问。

    2) 2)根据 ADC 34J42 EVM 的规格、根据以下链接中用户指南第3页的"简介"部分、其最大采样率为50MSPS。

    www.ti.com/.../slau579d.pdf

    那么、如何无法对其进行配置呢?

    EVM 将以不同的采样率运行、但无法保证数据表的性能。


    您现在提供的解决方案是否不能保证数据表性能?

    3) 3)根据您的回复、您是否说要在 EVM 中进行硬件操作? 此外、加载的配置文件是否会影响其他模块、例如 JESD 接口时钟以及其他任何已经正常工作的模块?

    我提出的解决 方案不需要对 ADC34J42EVM 或 TSW14J56EVM 进行任何硬件修改。 您将需要向 ADC34J42EVM 上的 J10提供外部100MHz 信号、然后加载我先前使用 ADC3000 GUI 共享的配置文件。 我已经在实验中验证了这在我的 EVM 上是可行的、因此 JESD 和其他一切都很好。

    A)如何向 ADC34J42 EVM 上的 J10提供外部100MHz 信号。?

    b)和其他 ADC EVM ADC34J43/44/45中、我们是否可以在不将外部100MHz 信号路由到 J10或其 EVM 的任何内容的情况下配置为50MSPS、并保证数据表性能?

    b)我们是否还可以获得74.0625 MHz 的配置文件(正如您所说的、在2020年1月2日的帖子中、是最高的分频数)、以满足我们的需求

    请回复、因为我们将更接近解决此主题中发布的此问题。

    谢谢、

    Ayyappan M.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayyappan M.、

    2) 2)根据 ADC 34J42 EVM 的规格、根据以下链接中用户指南第3页的"简介"部分、其最大采样率为50MSPS。

    www.ti.com/.../slau579d.pdf

    那么、如何无法对其进行配置呢?

    EVM 将以不同的采样率运行、但无法保证数据表的性能。

    您现在提供的解决方案是否不能保证数据表性能?

    我们应该会看到采用此评估方法的数据表性能。 我的评论只是指出 、ADC34J42经过修整、可在50MSPS 下实现最佳性能。

    3) 3)根据您的回复、您是否说要在 EVM 中进行硬件操作? 此外、加载的配置文件是否会影响其他模块、例如 JESD 接口时钟以及其他任何已经正常工作的模块?

    我提出的解决 方案不需要对 ADC34J42EVM 或 TSW14J56EVM 进行任何硬件修改。 您将需要向 ADC34J42EVM 上的 J10提供外部100MHz 信号、然后加载我先前使用 ADC3000 GUI 共享的配置文件。 我已经在实验中验证了这在我的 EVM 上是可行的、因此 JESD 和其他一切都很好。

    A)如何向 ADC34J42 EVM 上的 J10提供外部100MHz 信号。?

    这可以通过测试设备(如信号发生器)来实现。  

    b)和其他 ADC EVM ADC34J43/44/45中、我们是否可以在不将外部100MHz 信号路由到 J10或其 EVM 的任何内容的情况下配置为50MSPS、并保证数据表性能?

    否 如前所述、正如您在下一个问题中提到的、LMK04828的最低理论输出(仅使用板载解决方案)为74.0625MHz。 这适用于所有使用 LMK04828的 EVM。

    b)我们是否还可以获得74.0625 MHz 的配置文件(正如您所说的、在2020年1月2日的帖子中、是最高的分频数)、以满足我们的需求

    在 ADC3000 GUI 中、有一个80 MSPS 的配置文件。 请参阅随附的。

    e2e.ti.com/.../8524.ADC3xJxx_5F00_80MSPS_5F00_Operation_5F00_LMK_5F00_Setting.cfg

    此致、

    Dan