This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:信号输出失真

Guru**** 2381820 points
Other Parts Discussed in Thread: DAC38RF82EVM, LMK04828, DAC38RF82
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/813939/dac38rf82evm-distorted-signal-output

器件型号:DAC38RF82EVM
主题中讨论的其他器件: LMK04828DAC38RF82

你好。
设置:我有一个 DAC38RF82EVM,我正在尝试将其与 Xilinx VC707和 TI 的插入器板 TSW14J10配合使用。
问题:在没有 NCO 和混频器的示波器上、我无法看到 HSDCP 生成的正弦波。

另一方面:

  • 我能够使用混频器和 NCO 的"恒定输入"复选框输出清零正弦波。
  • 我创建了一个具有恒定值的 CSV 文件、将其加载到"加载外部模式文件"中、并在启用混频器和 NCO 的情况下发送、我还会看到一个清晰的正弦。

有人可以提供帮助吗?

详细信息:

我正在尝试根据 PowerPoint 演示文稿使用它,来自:

我没有将10MHz 时钟连接到 J4、因此我不希望 D3亮起。
D4保持关闭状态、即使它应该打开、指示 LMK VCO1已锁定。

但是、DAC 的 PLL 会锁定。
根据插入器手册第6节、我将 LMK 配置为输出384MHz DCLKOUT0 - JESD 参考时钟、将192MHz 配置为 DCLKOUT12 - JESD CoreClock。

FPGA 似乎是“正常”的- VC707 LED 0、4亮起(DAC 同步指示器、DAC JESD 模式启用),LED 5、6、7闪烁。
此外、D8 - EVM 上的 JESD 同步已开启。

当我将 HSDCP 配置为生成200MHz 时、我在示波器上看到一个看起来不错的正弦波信号、仅为192MHz、而不是200。
I 与200相比越低、我得到的192MHz 波形失真越大。


我将 DAC B 配置为在 NCO 为48MHz 和混频器时使用恒定输入、因此我们可以轻松地在示波器上看到信号并进行比较。

下面是我在通道 A 上尝试48Mhz 正弦波、在通道 B 上尝试由 NCO 和混频器生成的48MHz 正弦波的快照

下面是我尝试在 DAC A 上生成150MHz 正弦、而 DAC B 生成48MHz、如上所示:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Cohen:

    1) 1)为了确保正确设置时钟、我已使用 VC707的正确 LMK04828时钟分频器设置修改了 ppt (幻灯片7)供您查看

    2) 2)您能否分享 hsdcpro 的屏幕截图?

    3) 3)您能否将 DAC 输出连接到频谱分析仪、以便我们可以看到所有频率成分?

    谢谢、

    埃本

    e2e.ti.com/.../DAC38RF82_5F00_6144M_5F00_PLL_5F00_3072M_5F00_ref_5F00_841_5F00_tsw14j10.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1) 1)我关注了您发送的演示文稿、但仍然获得了非常相似的结果。
    正如我提到过的、我对 LMK 的配置与您所写的完全一样-除以8得到 DCLKOUT0的384MHz 、除以16得到 DCLKOUT12的192MHz。
    我还通过将示波器连接到 J24并启用 DCLKOUT4来验证这些频率是否正确。

    2) 2) 这里是 HSDCP 的快照:

    下面是我在示波器上看到的情况(通道1连接到 J6 - IOUTA,通道2是 J2 - IOUTB-SE):



    如果我同时将"Tone Selection"和"Format"更改为"Real、我会得到非常类似的结果。

    3) 3)我目前没有可用的频谱分析仪。

    如您所见、我有 HSDCP 版本5.00。
    DLL 版本0.1、固件版本0.1。

    我的 DAC 软件为3.0版、构建日期为2019年2月2日。

    该板标记为"DAC38RF82 EVM"- PCB REV F.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eyal、

    Eben 目前正在休假、因此我将尝试在该主题上提供帮助。

    我对当前问题的理解如下:

    输出频率较高的音调(即使是测试音调)限制为192MHz

    192MHz 在时域中有失真。

    请确认我的理解是否正确。

    我看到您已将 HSDC PRO 设置为输出300MHz、例如、数据速率为768MSPS。 DAC 上变频电路中会发生多个内插级。 2倍的初始内插电路具有大约80%数据速率的滚降带宽。 采用768MSPS 时、最大 I/Q 复数带宽为384MSPS。 由于 DAC38RF82是一种真正的信号上变频、因此我们将只有384MSPS 的带宽。 当滚降达到80%时、最大频率为307.2MHz。 您靠近滚降边缘、在插值过程中、某些图像可能会泄漏到主奈奎斯特区域。 这可能会说明波形随着您降低输出频率而变化。

    我建议在具有足够射频范围的频谱分析仪中观察输出、以观察输出。 当前时域图可能具有您的示波器的带宽限制。 192MHz 的输出可能是输出及其相关混叠分量的组合、因此会产生额外的失真。  

    请参阅以下应用手册、了解插值级图像以及相关 DAC 输出图像中的潜在问题

    -Kang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eyal、

    Eben 目前正在休假、因此我将尝试在该主题上提供帮助。

    我对当前问题的理解如下:

    输出频率较高的音调(即使是测试音调)限制为192MHz

    192MHz 在时域中有失真。

    请确认我的理解是否正确。

    我看到您已将 HSDC PRO 设置为输出300MHz、例如、数据速率为768MSPS。 DAC 上变频电路中会发生多个内插级。 2倍的初始内插电路具有大约80%数据速率的滚降带宽。 采用768MSPS 时、最大 I/Q 复数带宽为384MSPS。 由于 DAC38RF82是一种真正的信号上变频、因此我们将只有384MSPS 的带宽。 当滚降达到80%时、最大频率为307.2MHz。 您靠近滚降边缘、在插值过程中、某些图像可能会泄漏到主奈奎斯特区域。 这可能会说明波形随着您降低输出频率而变化。

    我建议在具有足够射频范围的频谱分析仪中观察输出、以观察输出。 当前时域图可能具有您的示波器的带宽限制。 192MHz 的输出可能是输出及其相关混叠分量的组合、因此会产生额外的失真。  

    请参阅以下应用手册、了解插值级图像以及相关 DAC 输出图像中的潜在问题

    http://www.ti.com/lit/an/slaa523a/slaa523a.pdf

    -Kang