This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82:启动序列

Guru**** 2391675 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/813326/dac38rf82-start-up-sequence

器件型号:DAC38RF82

您好!

 

我对数据表的9.1.1启动序列有一些疑问。

 

问题1:

在提供所有1V 电源轨、1.8V 电源轨和-1.8V 电源轨之前,“拉 TXENABLE”之后需要等待任何时间。

 

问题2:

用户能否在将 JTAG 端口的 TRSTB 引脚拉至低电平之前为差分或单端时钟输入提供时钟?

 

问题3:

“将 RESTB 引脚从低电平切换至高电平(建议脉冲持续时间>10us)”至“读取 SPI 页0,寄存器0x7F”之后是否需要等待时间?

 

此致、

 

希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kazuhiko、

    我们将查看您的问题、并会向您回复。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Neeraj、

     

    感谢您的回答。

    我期待很快收到您的答复。

     

    此致、

     

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    A1:不需要等待时间。 我们在这里建议的只是、在 DAC 上电之前、TX 引脚应该被拉低。 这样做是为了确保 DAC 在进行编程时不会输出垃圾数据。

    答2:否

    A3:在复位脉冲之后、我建议插入10us 延迟。

    此致、

    Neeraj