This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS62P49:数字位的预期输出问题

Guru**** 2387060 points
Other Parts Discussed in Thread: ADS62P49
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/839244/ads62p49-issue-with-the-expected-output-of-digital-bits

器件型号:ADS62P49

大家好、我使用的是在 Xilinx ZC706板 LPC 连接器上使用 ADS62P49的 FMC150卡。 我已经提供了10MHz 输入、当我看到 Xilinx 的 ILA 上来自 ADC 的样本时、数字输出是正弦波、但正弦波的振幅也是正弦波的变化。 当我以61MSPS 采样时、我的寄存器设置为 CMOS 类型输出、并启用低速。

FMC150的引脚布局仅将 ADS62P49的引脚显示为_N 和_P (例如 CH02_N、CH02_P、CH04_N。 7个此类对)类型 LVDS 配置、但我使用的是具有 LVCMOS 输出的 ADC。 有人能不能建议_N 和_P 如何与14位 ADC 连接。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Prm、

    听起来这种设计(Abaco 的 FMC150) 不是在 CMOS 模式下工作。 这并不是说它无法完成、但它可能需要一些固件工作来查看每个单独的 CMOS 引脚。 此外、FPGA 可能无法支持这些位的布线方式(电压组、P/N 引脚等)。 我建议您联系 Abaco、并直接向其请求支持、因为他们是本产品的创建者。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的建议。 实际上、我发现它是 Xilinx 中的 ILA 采样问题。 我将输入频率降低至1MHz、并看到 ADC 的输出全部正常。 ILA 可能以30MSPS 运行、但 ADC 样本以61MSPS 运行、因此输出失真。  

    不过,在每两个三个周期中,ADC 输出中仍会出现一些尖峰。 我将检查更改采样率。  

    再次感谢。