This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE5803:电容尺寸

Guru**** 2387830 points
Other Parts Discussed in Thread: AFE5803
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/835476/afe5803-cap-size

器件型号:AFE5803

我有几个问题需要回答。 AFE5803,非常感谢您的指导。

 

  1. 电容值100nF (到 INxP)和15nF (到 INxM)是否足以实现低频(700kHz)运行?
  2. 当有源将数字输出引脚阻抗设置为高电平时、硬件复位引脚是否复位?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表中显示了 CAP 与 freq 之间的关系。  有针对100kHz~200kHz @15nF 的设置。 如果它们的运行频率为700kHz、则15nF 正常。  INP 上的100nF 也足以支持700kHz 信号。  

    CBYPASS (≥0.015 µF)用于设置高通滤波器截止频率并对互补输入进行去耦。 其截止频率与 CBYPASS 值成反比、HPF 截止频率可通过表9中的寄存器59[3:2]进行调整。

    硬件复位引脚不会将数字 LVDS 输出置于高阻抗状态。 复位或上电后、LVDS 输出处于活动状态并发送数据。  

    谢谢!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢:-

    我对 AFE 上电场景有了进一步的思考。 如果 AFE 在 GLOBAL_PDN 线路上拉为高电平的情况下供电(跟踪3V3电源轨)、我希望 LVDS 处于三态、因为 AFE 数据表中规定在断电模式下每通道0.7mW、AFE 基准关闭……  LVDS 需要基准电平且>0.7mW 才能正常工作。 但是、这种思路可能是错误的。 您能否确认在通电期间、如果 GLOBAL_PDN 处于高电平状态、LVDS 输出是否被禁用。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    你是对的。 如果 globabla_PDN 处于活动状态、LVDS 输出将被禁用、同时还将禁用所有内部 LVDS CLK 发生器。  因此、它实现了低功耗、但加电时间将更长、如数据表中所述。  

    谢谢!