This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8742H:SPI 帧速率要求

Guru**** 2386610 points
Other Parts Discussed in Thread: DAC8742H
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/844270/dac8742h-spi-frame-rate-requirements

器件型号:DAC8742H

您好!

DAC8742H 数据表的第7.4.5.2节开头一行:"SPI 接口可在高达12.5MHz 的 SCLK 速度下运行、但在 HART 模式下帧速率必须大于2442ns "

请澄清一下这种情况的含义、这是否意味着:

  1. SPI 帧的间隔不得超过2442ns?
  2. SPI 帧必须不能比2442ns 更近?
  3. SPI 帧必须短于2442ns?
  4. SPI 帧必须长于2442ns?
  5. 它是否仅与正在读取/写入 HART FIFO 的帧相关?
  6. 我还没有想到的其他东西吗?

我还发现、我可以进入几次读取 RX FIFO 的状态、但读取响应中的 FIFO 水平计数器不会降低。 这可能是与上述问题相关的问题吗?

非常感谢、

Oliver

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Oliver、

    我理解您的困惑。 时序图中还有另一条注释、表明连续 CS 上升沿之间必须大于= 3.6us。 两者的结合并不完全清楚。

    让我深入探究一下。 理想情况下、我会在明天为您提供答复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Oliver、

    作为一个简短的更新-由于我和相关设计工程师之间的个人时间安排而对该主题产生了一些影响、以讨论此问题。 今天我和他有时间安排、应该能够在 COB US 时间结束这个话题。

    感谢您的耐心等待。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Oliver、

    感谢您的耐心等待。 由于该文档存在一些不一致之处、我们决定模拟/验证比任何个人回忆都好。

    正确的图基本上就是第22页所示的。 HART 模式下的最小值为2.442us、时钟频率为1.2288MHz、FF/PA 为3.06us、时钟频率为1MHz。

    规范的含义与您的第二点相对应-例如、在 HART 模式下、两个连续 SPI 帧之间必须至少有2.442us。