您好!
DAC8742H 数据表的第7.4.5.2节开头一行:"SPI 接口可在高达12.5MHz 的 SCLK 速度下运行、但在 HART 模式下帧速率必须大于2442ns "
请澄清一下这种情况的含义、这是否意味着:
- SPI 帧的间隔不得超过2442ns?
- SPI 帧必须不能比2442ns 更近?
- SPI 帧必须短于2442ns?
- SPI 帧必须长于2442ns?
- 它是否仅与正在读取/写入 HART FIFO 的帧相关?
- 我还没有想到的其他东西吗?
我还发现、我可以进入几次读取 RX FIFO 的状态、但读取响应中的 FIFO 水平计数器不会降低。 这可能是与上述问题相关的问题吗?
非常感谢、
Oliver