This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3283:使用 LVDS 驱动 DAC3283时钟输入(与 LVPECL 相比)

Guru**** 1513510 points
Other Parts Discussed in Thread: ADS62P49
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/857931/dac3283-driving-dac3283-clock-inputs-with-lvds-versus-lvpecl

器件型号:DAC3283
主题中讨论的其他器件:ADS62P49

您好!  

我将更改设计的拓扑、以从 Xilinx 7系列 FPGA 提供 OSTR 信号、而不是从支持 LVPECL 的 PLL 提供。 (DAC_CLK 800MHz 仍将通过 PLL 的800MHz LVPECL 提供)

Xilinx 7系列 FPGA 仅支持 LVDS_25。  

我看到、TI 数据转换系列中的其他器件可以根据使用的终端支持 LVDS 或 LVPECL 输入。 具体而言、ADS62P49可通过此拓扑使用 LVDS 进行驱动。

关于同一主题的半应用手册使用此拓扑:

如有任何建议,请提出。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    LVDS 驱动器当然可以工作、但 TI 通常不建议这样做、因为 OSTR 设置/保持时间可能会比我们最初的特性说明规范发生变化。

    此外、我们建议通过相同的源来驱动相对于 DACCLK 的 OSTR、以确保正确的同步。 请注意这一点。

    -Kang