This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC81416EVM:关于 DAC 运行模式

Guru**** 2537350 points
Other Parts Discussed in Thread: DAC81416

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/778988/dac81416evm-about-the-dac-operation-modes

器件型号:DAC81416EVM
主题中讨论的其他器件: DAC81416

您好!

我们有一个 DAC81416EVM 电路板、我对如何使用它有一些疑问:

我已阅读 DAC81416的规范(SLASEO0-2018年7月)。 有关寄存器位和器件引脚操作的一些说明如下:

第16页、或

第18页等

问题是:触发信号是否由寄存器位和器件引脚的 OR-LOGIC 确定? 即、如果 LDAC 引脚连接到0 (有效)、则触发寄存器中的寄存器位 LDAC 无效。 如果我只想使用软件触发、那么 LDAC 引脚必须连接到1 (未激活)、它是否正确?

2.在规范的第18页中描述了切换模式。 切换模式0、1和2之间有何差异? 进行了比较。 一次只能设置其中一个、对吧?

在差分模式下(根据第18页的描述)、应该写入哪一个 DAC 数据寄存器? 正极还是负极?

4.规范中定义了三种断电类型:第25页上的器件断电、第26页上的内部基准断电、第30页上的通道断电。 有什么区别? 器件是否断电、包括其余两个? 如果是、这是否意味着器件断电具有最高优先级?

提前感谢!

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Ji焦虑:

    欢迎使用 E2E、感谢您的提问。 我看不到附件。 请再次上传。

    请在下面查找我的意见:

    1.你是对的。 您需要将 LDAC 引脚连接到高电平才能使用软件 LDAC。 当 LDAC 引脚被接至低电平时、软件 LDAC 和 SYNC_EN 位被忽略
    2.有3个切换输入。 您可以为特定通道选择任意一个
    在差分模式下、编号较小的寄存器应成对写入。 例如、对于 DAC0-1对、写入 DAC0
    在断电时、没有优先级。 它们是串联的开关。 例如、要为通道0加电、您需要禁用器件断电并禁用通道断电。 当使用内部基准时、基准断电需要被禁用。 对于外部基准、您需要启用基准断电位

    希望这能解答您的问题。

    此致、
    Uttam Sahu
    精密 DAC 应用工程师
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Uttam、

    感谢您的快速回复!

    我对问题2和4仍有一些意见:

    这意味着、如果我们在 TOGGCONFIG0/1寄存器(第29页)中配置切换模式、则相应的通道可以通过将相应的切换引脚置为有效或通过设置触发寄存器(第32页)中的适当切换位(例如、如果通道1和3设置为0x2h (TOGGLE1))来进入切换模式、 然后、可通过将 TOGGLE1置为有效或向触发寄存器中的 AB-TOG1位写入"1"来启用通道1和3的切换操作。 引脚和位与 LDAC 的情况一样、是 OR 逻辑。 正确吗?

    内部基准断电位实际上是一个"使能"位、并且与器件断电无关。 另一方面、如果器件断电、则无论 DACPWDWN 寄存器中设置了什么值、通道也会断电(第30页)。 对吗?

    提前感谢您!

    此致、
    焦急
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Ji焦虑:

    要进入切换模式、您需要遵循数据表第9.4.1节中所述的一系列步骤。 寄存器位需要按照上述的确切顺序进行设置。

    关于断电:所有断电位相互独立。 正如我提到过的、这些位用作串联开关。 器件断电是一种常见开关、而通道断电位是特定于其通道的。 基准断电也是一种常见的开关、但它与外部基准输入并联。

    希望这能澄清您的疑问。

    此致、
    Uttam
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Uttam、

    感谢您的回复。

    由于技术指标中的功能方框图、因此提出了断电问题。 第15页。 图中有一个称为"断电逻辑"的模块。 它是指通道断电吗? 根据该图、如果我们关闭 DAC 通道、我们可以读取/写入寄存器、而不会出现任何问题。 但是、根据规范中的应用示例、如果我们关闭器件电源、我们仍然可以读取/写入寄存器。 器件断电的实际作用是什么? 它是否只是关闭所有 DAC 的电源?

    我还有一些问题:

    5、规范第31页描述的 DAC 范围寄存 器的寄存器字段表示为 DACa/b/c/d-range[3:0]、而在规范的其余部分。 DAC 通道表示为 DAC0/1/2…… 等等 哪一个是 DAC0? 它 是位于地址0x0Ah 上的 DACa 吗?

    6.规范(第35页)中提供的应用示例伪代码的第一行为"write SPICD10、0x0024"、注释为"Power-On Device、Disable soft-toggle (开机设备、禁用软切换)"。 但是、如果我们在第25页检查 SPICD7寄存器的布局、这里的位5 DEV-PWDWN 设置为1、这意味着掉电设备会参考表9中的说明。 哪一个是正确的、代码还是表?

    提前感谢您!

    此致、

    焦急

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Ji焦虑:

    对拖延表示歉意。

    断电逻辑适用于输出放大器。

    当器件断电时、所有放大器均从输出端切断、并将一个10k 电阻器从每个 DAC 输出端连接到接地端。

    当器件加电但各个通道断电时、各个放大器也会出现同样的行为。

    当一个通道上电时、10k 下拉电阻被切断、放大器连接到输出端。

    5、这是一个排印错误:DACA 范围分别对应于15、11、7或3、具体取决于 DACRANGE0、DACRANGE1、DACRANGE2和 DACRANGE3。 见表19

    6.看起来数据表转换有一些错误,或者您可能正在查看旧的数据表。 您可以在 www.ti.com/.../dac81416.pdf 上查看最新版本

    SPIC为此 应设置为0x0A84。 如有疑问、请始终参考寄存器映射。

    希望能回答您的问题。

    此致、
    Uttam