This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC32RF45:可最大限度降低功耗的时钟选项

Guru**** 2535150 points
Other Parts Discussed in Thread: ADC32RF45, LMX2582, LMK04828, LMK04610

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/612776/adc32rf45-clocking-options-to-minimize-power

器件型号:ADC32RF45
主题中讨论的其他器件: LMX2582LMK04828LMK04610

使用 ADC32RF45对建议的接收器进行架构分析。  ADC 的时钟频率为3GSPS、抽取模式设置为24分频复数。 需要了解最低功耗时钟配置。 假设使用 LMX2582为 ADC 生成 CLKIN 信号。  生成 SYSREF 的最佳低功耗选项是什么?

EVM 使用 LMK04828来生成 SYSREF 和 FPGA 时钟/SYSREF。 但这似乎是一种用于生成 SYSREF 的高功率解决方案、如数据表所示、LMK04828的功耗约为1.9W。 该规格假设所有输出均已启用、因此在所述仅需少量输出的工作场景中、可能会更低。 或者、可能有其他方法/器件来生成 SYSREF?

说到功耗、抽取模式的选择如何影响功耗?  数据表规格显示了在旁路模式下6.5W 至7W 的功率耗散。 此外、由于输出速率较低、更多抽取是否有助于降低 JESD SERDES 块的功耗?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    LMK04828不仅向 ADC 提供 SYSREF、还向完成 JESD204b 链接的 FPGA 提供器件时钟和 SYSREF。   如果移除 LMK04828、仍需要提供这三个信号。   由于 LMX2582具有两个时钟输出、因此您可以使用第二个输出为 FPGA 提供器件时钟、但这会留下 SYSREF 信号。   您只需使用 SYSREF 信号即可建立链路、然后可以关闭 SYSREF。  但是、如果由于任何原因中断链路并且必须重新建立链路、则需要再次打开 SYSREF。

    我曾看到过 SYSREF 将由 FPGA 或其他源生成的应用、但为了实现确定性延迟、需要通过 FPGA 的器件时钟和 ADC 的采样时钟严格控制 SYSREF 信号的时序、以满足设置/保持时间要求。   LMK 可以轻松地生成 SYSREF、并与时钟同步、但代价是要付出代价。    时钟论坛最好询问如何最大程度地降低 LMK04828的功耗、或者是否有更低功耗的器件替代产品-例如 LMK04610、我被告知功耗更低、但我手头没有定量数据。    可以使用 LMK 器件创建用于链路初始化的 SYSREF、然后在不再需要 SYSREF 时将 LMK 断电、但这可能会导致稍后重新初始化的时间很长、 例如、如果将 SYSREF 与 FPGA 连接到交流、则可能会出现其他复杂问题。

    ADC32RF45的功耗在很大程度上取决于抽取模式、如数据表的表117所示。  但是、在该表中、对电源的唯一重大影响是关闭一个通道。  抽取因子越高、功耗就越小、但在大多数情况下、对于给定的采样率、不同的工作模式下的功耗都相当平坦。  

    此致、

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、Richard、

    我将在时钟论坛上发布他们关于 SYSREF 的建议。

    感谢您指出表117、我们在查看数据表时错过了这一点。