This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4145低速运行

Guru**** 2387080 points
Other Parts Discussed in Thread: ADS4145
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/611512/ads4145-low-speed-operation

主题中讨论的其他器件:ADS4145

我计划在低速运行(<20Msps)时使用 ADS4145。 我对此感到关切。 数据表建议在低采样速度下使用具有 CMOS 接口的此器件、以实现更低的功耗和更好的设置/保持时间。  

对于我们的应用、该 ADC 将与连接到2.5V 组电压的 FPGA 连接、并且我无法更改该组电压。 ADS4145的1.8V CMOS 接口将略微满足 VIH 要求。 因此,我想检查在 LVDS 模式下使用此部件时是否存在低采样速度的性能问题? 部件是否会提供良好的 SNR、SFDR 或是否存在明显的降级?

谢谢、

AB

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Arvind

    产品数据表的第7.18节显示了 LVDS 接口模式在低至20MHz 时钟速率下的器件 SFDR 和 SNR 性能。

    我希望只要您的输入频率不是太高、您就能获得足够的性能。 您可以看到、对于高频输入(大约100MHz 以上)、在更高的时钟速率下可实现更好的性能。

    此致、

    Jim B