This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J60:从 ads54j60采样的数据错误、需要您的建议。

Guru**** 2535570 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/607105/ads54j60-data-sampled-from-ads54j60-is-wrong-need-you-suggestion

器件型号:ADS54J60

LMFS I us 为8224、ADC 的时钟为1000MHz、正弦波为1MHz

同步为高电平。 FPGA 可以接收数据。 但数据是错误的。 整个 ADC 寄存器文件如下所示。

0x0000 => 0x81;

0x0011 => 0x80;

0x0059 => 0x20;

0x4003 => 0x00;
0x4004 => 0x68;

0x60f7 => 0x01;
0x6000 => 0x01;
0x6000 => 0x00;

0x4003 => 0x00;
0x4004 => 0x69;

0x6000 => 0x80;
0x6006 => 0x0F;

 

LMK 输出正确。sysref 为15.625MHz。

任何机构 都可以向我  提出任何建议  

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户好!

    7月4日的假期可能会延迟对您的问题的答复、但您可以期待有人在4日之后再回复您。
    感谢您的耐心等待。
    -Steve Wilson
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    根据您的寄存器写入序列、我认为您不会设置扰频 EN 位(JESD 数字页中的寄存器地址5位7)的状态。

    如果在 ADC 中启用了扰频功能、但在 FPGA 处理中未启用扰频功能、则可能是导致您看到的数据不正确的原因。

    此致、

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    现在我将寄存器(寄存器地址5、JESD 数字页中的位7)写入0x00。
    在 ADC 中禁用了扰频功能、在我的 FPGA 处理中未启用扰频功能。 但数据仍然错误。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    用户、

    是否在为 ADC 提供电源和时钟后对外部复位进行脉冲? 您是否根据最新版本的数据表对 ADC 电源进行了电源定序? 在 FPGA 中 K 是否设置为16? 这是定制板吗? 您是否正确映射了 ADC 通道以匹配固件中的设置? 您能否查看 ILA 数据并验证是否正确格式化了16位数据?

    此致、

    Jim