This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J82:DAC38J82配置和时钟

Guru**** 2509425 points
Other Parts Discussed in Thread: DAC38J82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/741735/dac38j82-dac38j82-configuration-and-clock

器件型号:DAC38J82

  大家好、我对配置和线路速率有一些问题。 我使用 DAC38J82、每个转换器的输出速率为1GSPS (DACA 和 DACB)。 这样、LMF 为821、S 为2、HD 为1、插值为1、串行器/解串器线路速率

为5Gbps、来自内部 PLL 的 DACCLK 为1GHz。   

  对于线路速率、我想知道 FPGA 中的 Jed204和 DAC 的参考时钟是否必须来自相同的时钟源?如果 FPGA 中的 Jed204的参考时钟 来自 板载晶体振荡器、该振荡器的频率约为125MHz

DAC 的 DACCLK_P 和 DACCLK_N 来自 AD9516、约为452MHz。这样、FPGA 中的速率实际上与 DAC 中的速率不匹配。在 DAC38J82的技术文档中、我找不到信号

控制输入和输出速率、例如 FIFO 或输出时钟、我可以在 FPGA 中使用它们来控制速率。您能给我一些建议吗?

  对于配置,我 在 config34中感到困惑。 数据路径和样本0-3是什么意思?我想使用转换器 DACA 和 DACB,我在另一个配置中睡眠了 DACC 和 DACD。我想传输数据

将0-3行更改为 DACA、将4-7行中的数据更改为 DACB、那么我应该如何更改 CONFIG34的默认值。

  如果您能尽快解决我的问题、我将不胜感激。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Wen、

    我们将对此进行研究。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    期待您的快速回复,谢谢。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Wen、

     FPGA 基准(器件)时钟必须与 DAC 基准(器件)时钟同步。 请参阅随附的文档以了解有关此内容的更多信息。 在您的情况下、这可能是452MHz 和125MHz、这是不可能的。 您可能需要通过调整 DAC PLL 参数来选择另一个基准值、以使其正常工作。  如何对两个器件设置 SYSREF? 同样、请参阅随附的文档以获得有关此方面的帮助。

    CONFIG34的默认值0x1B1B 将数据路由到 DAC A 和 DAC B。设置为0x23的 Config26将睡眠 DAC C 和 DAC D

    此致、

    Jim

    e2e.ti.com/.../2100.JESD204B-Overview-July_5F00_2018.pptx

       

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢、我将会继续思考、以获得一些解决方案。