This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5444-SP:时序分析问题

Guru**** 1125150 points
Other Parts Discussed in Thread: ADS5444-SP
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/736856/ads5444-sp-timing-analysis-questions

器件型号:ADS5444-SP

大家好、团队、  

我们有一个使用 时钟频率为125MHz 的 ADS5444-SP 的设计。 由于数据表的规格是250MHz,我们正在研究这对系统中的许多计时的影响。

…、(假设占空比为50/50)参考250MHz 时钟、Tsu+Th = 1.5+.9nS = 2.4nS 的数据有效窗口将增加4ns μ s 即1.5 + 0.9 + 4 = 6.4nS。

‘的问题是,这种新的4ns“增长”将 全部显示在干燥上升沿的保持侧(新的 Tsu=1.5+0=1.5nS,新的 Th=0.9+4=4.9nS),还是在设置侧和保持侧之间平均分配(新的 Tsu=1.5+2=3.5nS,新的 Th=0.9+2=2.9nS)? 我认为答案是同样分割的。 您可以确认吗?

感谢您的帮助!

Mike -

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我同意数据表不清楚。 我将测试硬件、看看这是否可以凭经验确定。

    谢谢
    Christian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    根据测量结果、我确认了随着时钟周期的增加、设置时间和保持时间也同样增加。
    谢谢
    Christian