This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200:输出采样位顺序 JMODE3

Guru**** 2391695 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/736402/adc12dj3200-output-sample-bit-order-jmode3

器件型号:ADC12DJ3200

您好!  

我在数据表中看到、首先传输样本 MSB、最后传输 LSB。 但是、在 JMODE 数据格式表中、我不清楚每个八位位组的哪个位是第一位和最后一位。 我的理解是:

当我接收到该帧的第一个字节时、对于通道0、我将得到
A0(11)... A0 (4)
A0(3)…… A0 (0) A8 (11)... A8 (8)。
A8 (7)... A8 (0)。
(笑声)

我正在考虑我的描述的左位是字节的 MSB、右位是字节的 LSB。

这是 JMODE 3表的正确解释吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Cameron、

    我已通知设备所有者。 他很快就会回来。

    Jalen
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Camer

    您对 ADC 数据如何进行帧和通过链路传输的解释是正确的。

    FPGA IP 输出数据的方式是以32位块为单位的。 一旦数据在该域中、其顺序可能会有所不同。

    请参阅之前的 E2E 主题、在该主题中、我将以客户提供的 Xilinx 格式对位排序进行解码。 32b 值以十六进制格式显示为4个八位位组。 最早的八位位组位于右侧、后续八位位组移至左侧。 因此、解码一开始可能会非常混乱。

    我希望这对您有所帮助。

    此致、

    Jim B