This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:自从上次 sysrefalign 同步和退出后、在 sysrefalign 逻辑中至少观察到一次"sysrefphase4状态的含义?

Guru**** 2394305 points
Other Parts Discussed in Thread: DAC38RF82EVM, DAC38RF82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/670299/dac38rf82evm-what-s-the-meaning-of-sysrefphase4-state-has-been-observed-in-the-sysrefalign-logic-at-least-once-since-the-last-sysrefalign-sync-in-alarm-monitoring

器件型号:DAC38RF82EVM
主题中讨论的其他器件: DAC38RF82

大家好、

我在 Vivado 创建了一个项目、将 DAC38RF82EVM 与 HTG700板连接、并得到了我想要的波形。

但是、我仍然从 GUI 中获得一些与 SYSREF 相关的警报。

它说:"

自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中观察到至少一次 sysrefphase4状态。

自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中观察到至少一次 sysrefphase1状态。

自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中至少观察到一次 align_TO_R3状态。

自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中至少观察到一次 align_TO_R1状态。

"

我阅读了 DAC38RF82的数据表、找不到我能理解的详细说明。

有人能告诉我此报警信息的含义吗?

谢谢你。

此致、

Tong

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tong、

    有关 SYSREF 对齐块中 SYSREF 的确定性采样的 SYSREF 相位说明、请参阅 DAC38RF82数据表的第8.3.10节。 对于使用 DAC 内部 PLL 的低频参考时钟的大多数应用、SYSREF 对齐块会被旁路、以便您看到的警报可以安全地被忽略。

    谢谢、
    埃本