This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC08D1020:关于累积噪声

Guru**** 2505835 points
Other Parts Discussed in Thread: ADC08D1020

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/713754/adc08d1020-regarding-accumulate-noise

器件型号:ADC08D1020

我在交错模式下以2GSPS 的速率使用此器件。
当没有模拟输入(仅本底噪声)并且在100us 周期重复累积时、500MHz 循环噪声会在100倍累加时生成。

执行校准时、循环噪声的振幅会略微波动。

最初、我认为数字电路侧的500 MHz 工作时钟受到了影响。
然而、即使 ADC 器件的模拟/数字电源被完全切断、并且模拟电源由另一个电源器件供电、也会生成。
即使 OV 发生更改并且 LVDS Vp-p 更改为510mVp-p、此噪声的振幅也不会衰减。
因此、现在我认为这不是数字电路的影响。

我有2个问题:
-由于 ADC08D1020的内部结构、是否可能产生500MHz 周期性噪声?
在交错模式下、我们认为可以看到1GHz 循环噪声。 我无法理解为什么它是500MHz 循环噪声。

-累积100倍时振幅为24,累积1000倍时振幅为49,这对于该器件的性能是否合理?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    ADC08D1020具有交错式架构。
    I 和 Q 转换器均由2个交错子转换器组成。 在 DES (双边沿采样)或交错模式下运行时、总共有4个交错子转换器对 ADC 输入进行采样。 这些交错转换器之间的微小偏移不匹配会导致 Fs/4处出现杂散。 对于2GSPS 运行、Fs/4杂散频率为500MHz。 正确的器件校准将最大程度地减少失调电压不匹配、但仍会保留一定的值。 由于4个交错转换器的跟踪和保持电路中的1/f 噪声影响、杂散电平也会随时间而有所变化。
    ADC08D1020数据表未描述典型的 Fs/4杂散电平。 今天晚些时候、我可以在评估板上查看评估板、并让您了解预期结果。
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Jim B:

    感谢您的信息。
    我很高兴、因为500 MHz 周期噪声的原因已经得到澄清。