请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADC08D1020 我在交错模式下以2GSPS 的速率使用此器件。
当没有模拟输入(仅本底噪声)并且在100us 周期重复累积时、500MHz 循环噪声会在100倍累加时生成。
执行校准时、循环噪声的振幅会略微波动。
最初、我认为数字电路侧的500 MHz 工作时钟受到了影响。
然而、即使 ADC 器件的模拟/数字电源被完全切断、并且模拟电源由另一个电源器件供电、也会生成。
即使 OV 发生更改并且 LVDS Vp-p 更改为510mVp-p、此噪声的振幅也不会衰减。
因此、现在我认为这不是数字电路的影响。
我有2个问题:
-由于 ADC08D1020的内部结构、是否可能产生500MHz 周期性噪声?
在交错模式下、我们认为可以看到1GHz 循环噪声。 我无法理解为什么它是500MHz 循环噪声。
-累积100倍时振幅为24,累积1000倍时振幅为49,这对于该器件的性能是否合理?