This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TSW14J56EVM:触发功能和 TSW14xx 同步

Guru**** 2381950 points
Other Parts Discussed in Thread: ADS54J20EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/719687/tsw14j56evm-trigger-capability-and-tsw14xx-synchronization

器件型号:TSW14J56EVM

你好

我想在我们的实验设置中使用以下 ADC、DAC 和捕捉 EVM

TSW14J56 -> ADS54J20EVM (双通道、12位、1GSPS ADC)

TSW1406 -> DAC5682ZEVM (双通道、16位、1GSPS DAC)

我想确认我们的要求可以通过这种方式得到满足

1) 1)我需要同步 ADC 和 DAC 采样。 这种方法的最佳方法是什么?我们可以预期在100ps 内的计时精度是什么? 我们是否需要 TSW1400来实现此目的、或者 TSW1406是否能够正常工作?

2) 2)我们要播放 DAC 的信号模式、该模式的时长为50us、可同时采集 ADC 样本

3) 3)我们想重复多次、假设间隔为10us、每60us 播放一次信号

4) 4)我们希望在每次该过程开始时、即每60秒生成一次触发信号?

5) 5)我们希望重复此过程、直到 TSW14J56存储器填满、此时 DAC 和触发信号也会停止。

6) 6)您是否对如何最大限度地缩短 PC 的数据传输时间提出了建议。 通过 USB3.0、我们可以从"TSW14J56 -> PC"获得什么样的吞吐量。 粗略的指导将有所帮助。

7) 7)我们的一种替代方法是使用"TSW14J56 -> DAC3XJ8XEVM (双通道、16位、1.6GSPS DAC)"、而不是上述 TSW1406/DAC5682ZEVM 组合、因为它使事情变得更简单/更精确

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Majid、

    我不太了解使用 DAC+TSW 触发的 DAC 设置、但 ADC+TSW 评估是针对单触发捕获设置的。  这意味着、如果您希望在卸载数据之前记录多个捕获、则需要为 FPGA 创建自己的固件。   

    使用当前的 HSDC 专业版构建、从 FPGA 到 PC 的数据传输时间(使用 HSDC 专业版)不是很有效。  我们计划在今年晚些时候发布改进版、但它们只会改善显示的触发条件。  我们仅通过 HSDC Pro 工具支持自动化。   

    安装目录中提供了自动化示例

    C:\Program Files (x86)\Texas Instruments\High Speed Data Converter Pro\HSDCPro Automation DLL\Manual 和示例

    此致、

    Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Brian

    感谢您提供这些信息。 我在 TI 网站上找到了一些文档、并有一些相关问题:

    1) 1)这一建议使用 USB3.0接口连接 TSW14J56 "用户可以在≈20秒内捕获1GBytes"。 请参阅第4页、从顶部第3段。
    www.ti.com/.../slwu087d.pdf
    我的解释是否正确、我可以在~20秒内将1GB 数据样本从 DDR 存储器下载到 PC?

    2) 2)您提到"我们仅通过 HSDC Pro 工具支持自动化。"。 当我通过自动化 API 调用 HSDC 工具命令时、是否有任何显著的额外开销(在时间延迟方面)?

    3) 3)我们可能也可以通过同步2个 TSW 采集板来使单个初始触发器工作。 上述"第3.1.3.3节触发操作"的同一文档建议在 TSW 采集板上使用"TRIG_IN"和"TRG_OUT" SMA 来同步 DAC 处理和 ADC 采样的开始。 我仍然很好奇、从"TRIG_IN"信号到数据转换器操作开始的预期(典型)延迟是多少? 我在哪里可以找到它。

    4) 4)除了上面的(3)、我们还需要为所有板(ADC 和 DAC)提供通用基准时钟。 执行此操作的最佳方法是什么。

    5) 5)我假设我们可以指定足够长的单捕获长度来填充整个 DDR 存储器、例如~2Gsamples? 那么、如果我们操作双通道 ADC、每个通道将具有1G 采样内存?

    谢谢。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Majid、
    1)是、根据所使用的固件、您应该能够以该速率进行传输
    2)是的、自动化 API 会有一些额外的延迟(毫秒)。 它不是完全确定的、因此我无法提供任何性能指标。
    3) 3)我将把您的问题发送给可能能够在同步问题上提供帮助的工程师
    4) 4)与3相同
    5) 5)是的、您可以运行单次捕捉来填充 DDR、然后进行传输。 可用的捕获样本数量取决于转换器和配置。 您可以进入 HSDC Pro 进行测试、连接到 TSW 并选择 ADC。 转至 Capture Options (捕获选项)并增加捕获数量。 该工具将强制输入有效的采样计数。

    此致、
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Majid、

    TSW1406EVM 不支持触发。 我建议您使用#7并使用 DAC38J8x 和 TSW14J56。 在此设置中、可以选择 在 SYSREF 脉冲之后向外发送触发脉冲。  由于两个电路板都与通用 基准信号同步、这 将是您完成所尝试的操作的最佳机会。  一个问题是 、从 TSW14J56传输到 DAC 的数据将通过具有固定延迟量的弹性缓冲器传输。  在另一个 TSW14J56上通过 FPGA 的 ADC 数据也是如此。 这应该是固定的延迟量、但不确定这是否会对您造成问题。 此设置还需要 两个同步的参考时钟、这些时钟将进入 ADC 和 DAC EVM 上使用的 LMK 器件、以使二者同步。

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jim -感谢对 TSW1406的澄清。

    我假设 ADC 和 DAC EVM 的同步是通过连接到两个板的通用10MHz 基准完成的、对吧?

    固定延迟不应该是问题、我假设它不会随功率循环而变化? 在这种情况下、我们可以将其校准出来。

    谢谢
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Majid、

    对于10MHz、这是正确的。 根据 JESD 标准、应在下电上电时固定延迟。

    此致、

    Jim