This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV2553:I/O 时钟下降沿与 EOC 下降沿之间的延迟时间

Guru**** 2380890 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/719165/tlv2553-delay-time-between-falling-edge-of-i-o-clock-and-falling-edge-of-eoc

器件型号:TLV2553

在当前版本的数据表中、图35显示了最后一个 I/O 时钟的下降沿和 EOC 的下降沿之间10ns 上的最大延迟时间(td2)。  但是、表6.9显示了 td2作为 CS 上升沿与数据输出之间的延迟时间变化。  图35也未在数据表中的其他任何位置引用。  这是 I/O 时钟和 EOC 的正确延迟时间、还是错误列出10ns 值?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Peter、

    欢迎来到 TI E2E 论坛!

    如表6.8/6.9所示,最后一个 I/O 时钟下降沿到 EOC 下降沿的正确技术规格是 TD4的75ns。

    但图35错误地将此延迟指示为 td2而不是 TD4。 这是一个错误、我将得到修复。

    感谢您指出这一点。

    此致、
    Sandeep