请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DAC37J84 主题中讨论的其他器件: DAC38J82EVM
您好!
我在设计中使用 DAC37J84。 用于为 DAC 提供 LVPECL 时钟和 Sysref 输入的终端电路是什么? 我计划提供交流耦合 LVPECL。
器件能否获取 LVDS 时钟和 Sysref 输入?
如果是、哪一个可以提供更好的性能?
时钟频率:1GHz
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我在设计中使用 DAC37J84。 用于为 DAC 提供 LVPECL 时钟和 Sysref 输入的终端电路是什么? 我计划提供交流耦合 LVPECL。
器件能否获取 LVDS 时钟和 Sysref 输入?
如果是、哪一个可以提供更好的性能?
时钟频率:1GHz
Kiran、
建议对两者使用 LVPECL。 LVDS 不保证时钟输入具有足够大的差动摆幅。 请参阅随附文档的第7节、了解有关此内容的更多信息。 您还可以使用 DAC38J82EVM 原理图来获取有关如何提供端接的示例。 此 EVM 使用直流耦合来实现 SYSREF。
此致、
Jim
e2e.ti.com/.../0211.DAC3XJ8XEVM_2D00_SCH_5F00_D.pdf
e2e.ti.com/.../1643.DAC3xJ8x-Device-Initialization-and-SYSREF-Configuration.pdf