This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8531:电源和串行接口的关系

Guru**** 1684410 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/676885/dac8531-relation-for-power-supply-and-serial-interface

器件型号:DAC8531

对于 FPGA 到串行接口:/SYNC、SCLK 和 DIN (3.3V)、请告诉我以下两点。

①Is VDD/VREF 和串行接口是否有上电序列?

VDD 和 VREF:0V 和串行接口:3.3V 是否没有问题?

②If ①是个问题、我认为 VDD/Vref 到串行接口的时序余量为2.5μs μ s (5VDD)、对吗?

此致、

Satoshi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Satosi-San,

    感谢您的查询。 请在下面找到我的答案:

    1.根据数据表中的绝对最大额定值、数字输入电压不应超过 VDD+0.3V。 因此、上电序列为:首先是 VDD、然后是数字输入
    虽然加电时间已被称为2.5us (VDD=5V)和5us (VDD=3V)、但您的问题是指加电复位、遗憾的是、数据表中没有提到这一点。 在加电后开始与器件通信之前、我建议间隔为100us。 请注意、加电干扰持续时间仍大于100us。 如果您希望避免在加电干扰期间配置输出、则应在远高于100us 的时间内开始对 DAC 进行编程。 请参阅第7页和第10页上的加电复位图。

    希望这能解答您的问题。

    此致、
    Uttam Sahu
    精密 DAC 应用工程师