This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC80508:在 CLR 引脚变为高电平后 DAC 数据的值是否会变化->LOG->HIGH?

Guru**** 668880 points
Other Parts Discussed in Thread: DAC63204
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1188262/dac80508-will-the-value-of-dac-data-change-after-the-clr-pin-go-high--low--high

器件型号:DAC80508
主题中讨论的其他器件:DAC63204

数据表描述如下:
DACx0508C。 CLR 引脚上的值较低会导致这些通道的 DAC 输出
配置为清除操作、以更新其寄存器并将输出端输出至复位值:零
缩放(DACx0508Z)或中量程(DACx0508M)。  将 CLR 引脚置为高电平会导致
器件退出清零模式。

 对于 DAC80508ZC(CLR 引脚和复位期间的零标度:),CH0配置为在 CLR 引脚为低电平时输出0的复位值。
首先、CH0数据寄存器(DAC0-DATA)的值为0x2000、
然后、CLR 引脚从高电平变为低电平、CH0输出大约为零电压、DAC0-DATA、0或0x2000的值是多少?
CLR 引脚最后从低电平变为高电平、DAC0-DATA、0或0x2000的值是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    ATER CLR 引脚从高电平变为低电平、特定通道(在本例中为 CH0)的缓冲寄存器和活动寄存器都将被清除。  这意味着 DAC_DATA 寄存器将为0x0000。

    即使在上述情况后将 CLR 引脚变为低电平、DAC_DATA 寄存器也将为0x0000。

    希望这对您有所帮助

    此致、

    AK

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    !μ s、我 需要的是通过将 CLR 设置为低电平将输出临时复位为0、并通过将 CLR 设置为高电平来恢复原始值!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andy:

    只是需要思考的问题。

    我们有一些器件、例如 DAC63204、它们具有可配置为输出加电/断电的 GPI 引脚。 这听起来更像是您正在寻找的行为。 当 GPI 为低电平时、输出将关断至0V 或高阻态(取决于设置)、然后当 GPI 为高电平时、输出将返回到 DAC-DATA 中存储的值。 不过、最大通道数/分辨率为4通道/12位。  

    最棒的

    Katlynne Jones