This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12QJ1600:多器件应用

Guru**** 2386380 points
Other Parts Discussed in Thread: ADC12QJ1600, LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1195263/adc12qj1600-multiple-devices-application

器件型号:ADC12QJ1600
主题中讨论的其他器件: LMK04828

您好专家、

客户希望使用两个 ADC12QJ1600实现一个4通道 I/Q 波束形成接收器。

一个 ADC12QJ1600具有4通道 ADC、从接收器1和接收器2获取 I+Q、第二个 ADC12QJ1600从接收器3和接收器4获取 I+Q。

 

  1. 您能否提供如何同步两个 ADC12QJ1600芯片的详细过程?
  2. 我们如何确保两个 ADC12QJ1600之间从 ADC 模拟输入到 ADC JESD 输出的延迟(相位)相同?

      我们是否需要调整两个 ADC12QJ1600的 ADC 时钟相位? 我们能否调整 ADC12QJ1600内部的时钟相位/延迟?

此致、

Allan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好专家、

    有人能帮您解决问题吗?  

    此致、

    Allan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allan、

    您可以 使用 LMK04828为 ADC 芯片计时、并且长度与从 LMK04828芯片到 ADC 芯片的时钟迹线相匹配。 LMK04828还将为两个 ADC 和 FPGA 生成 SYSREF 信号。 到 ADC 的 SYSREF 信号的长度也将相互匹配。  

    SYSREF 是一个系统计时参考、用于实现 JESD204C 子类1的确定性延迟。 SYSREF 用于实现确定性延迟和多器件同步。 为了实现可重复延迟和同步、SYSREF 必须由正确的器件时钟边沿捕获。 该器件包含 SYSREF 窗口功能、可轻松满足对外部时钟电路的要求并简化同步过程。 SYSREF 窗口调整取代了传统的设置和保持时间、因为使用 SYSREF 窗口时不再需要这些时间。 SYSREF 可被执行为一个单脉冲或者一个周期时钟。 在周期性实现中、SYSREF 必须等于8B/10B 编码模式下的本地多帧时钟频率或64B/66B 编码模式下的本地扩展多块时钟频率的整数除法。 公式7用于计算8B/10B 编码模式下的有效 SYSREF 频率。 在64B/66B 模式下、分母更改为66×32×E×n、其中 E 是扩展多块中多块的数量。

    时钟相位可通过 LMK04828进行调节。 使用此 ADC、您无法调整 ADC 内的采样实例/延迟时钟。  

    此致、

    Neeraj