This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7038:关于去耦引脚连接

Guru**** 2520000 points
Other Parts Discussed in Thread: ADS7038

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1214326/ads7038-regarding-decap-pin-connections

器件型号:ADS7038

您好!

我们 在其中一个设计中使用了 ADS7038IRTER ADC IC。 我们已将 IC 的'DECAP'引脚连接到电路板上产生的外部5V 电压、并已在其上使用了一个1uF 的去耦电容器。 我将附加原理图中该部分的图像。 您能告诉我们连接到外部5V 的'DECAP'引脚会产生什么影响吗? 我们是否可以保持原样、或者我们是否必须将其与5V 电压轨断开? 由于电路板已经组装好、因此符合预期的此功能 ADC 的可能解决方案也不会损坏 PCBA。

请找到该板的 ADC 部分图像

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nitesh:

    在 ADS7038内部、有一个1.76V LDO 连接到去耦引脚。  为了使您的设计具有长期稳定性/可靠性、您应该切断到5V 电压轨的布线、只需将1uF 电容器接地:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tom、

    感谢您的回复。 当5V 电压轨连接到去耦电容时、其影响会不会影响 ADC 读数? 我们在所有通道的读数上观察到0.07V 的恒定偏移、这可能是什么原因?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    无论是否将去耦引脚连接到5V、失调电压是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当去耦引脚连接到5V 电压轨时、所有通道的 ADC 读数正偏移为0.07V。 例如、如果在 ADC 的输入通道1上施加2V 的电压、则观察到的 ADC 读取值为2.07V。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、感谢您告诉我们。  如果把5V 电压保留在去耦电容器上长期不会起作用、最终可能会毁坏芯片。  去耦引脚后面的内部 LDO 为芯片提供内部内核电压、并采用专为2V (或更低)运行而设计的晶体管。  如前所述、剪切该布线、然后查看偏移是否消失。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tom、

    我对 ADS7038的 AIN0-AIN7的模拟输入电压范围有一个疑问。 在我们的设计中、我们为 AVDD 提供了5V 电压。 如果我们在 ADC 的任何模拟输入通道上的输入电压大于5V、将对从 ADC 接收到的数字数据产生什么影响?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nitesh:

    AVDD 源用作 ADC 的基准。  任何超过 AVdd 电平的输入都将在满量程正电压下被削波。  请注意、模拟输入允许的最大电压为 AVdd +300mV。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tom、
    在我们的设计中、我们注意到 ADC 的一个模拟输入通道上有一个5.7V 的输入、因此我们从 ADC 获得的数字数据输出在所有通道上都有偏移。  
    例如、我们将1.25V 应用到 ADC 的其余输入、然后我们从 ADC 获得的数字数据为1.33V (偏移为0.07V)
    当我们隔离向其中一个 ADC 通道提供5.7V 电压的电路时、我们观察到从 ADC 输出的其余通道的预期数字数据(即1.25V)。  
    那么、当 ADC 的任何输入通道上的电压大于(AVDD+300mV)时、是否会对 ADC 输出的数字数据产生任何影响?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的-您将打开 ESD 单元并"提升"AVDD。  由于 AVDD 也是基准、它将对转换结果(即偏移)产生影响。