This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 带 GTP 收发器的 JESD204C-IP

Guru**** 662690 points
Other Parts Discussed in Thread: ADC08DJ3200
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1228240/jesd204c-ip-with-gtp-transceiver

主题中讨论的其他器件:ADC08DJ3200

大家好!

我目前正在尝试让 JESD204C-IP 在 Xilinx 的 Artix 7 FPGA 上工作。 该文档说、当我与 TI 员工谈论同样的事情时、它应该起作用。 但当我将 IP 从 GTX 更改为 GTP 时、信号会发生很多变化、收发器向导 IP 似乎与 JESD204C IP 的其余部分不兼容。 最大的问题是将 GTP 收发器中的 qpll 更改为简单 PLL。 在 DRP 上也有变化,但这些变化似乎不太难克服。

那么我的问题是:在某处是否有有关如何使用 GTP 收发器实例化收发器 IP 的示例? 这将非常感谢!

Étienne μ A

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Etienne:

    请确定您在该电路中使用的是什么 TI 器件。   

    谢谢!

    ~Leonard   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    首先、我想使用简单的回送电路、所以不需要 TI 器件、但目标是让它与 ADC08DJ3200结合使用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Etienne:

    遗憾的是、我们没有 GTP 收发器的示例设计、但我希望它与 GTX 非常相似、因为7000系列收发器遵循一种通用实体/端口命名法。 我知道主要区别在于 QPLL 变为 CPLL、因此您会看到需要连接额外的端口(每个通道对应 CPLL 端口、而不是每个四通道对应 QPLL)。 但是,这应该是唯一的主要区别。 参考时钟架构是相同的、因为与 Ultrascale 架构不同、参考时钟缓冲器是由向导创建的收发器 IP 的一部分。

    Xilinx 可能已围绕 Artix7 GTP 的 DRP 端口创建了额外的胶合逻辑。 用于正确初始化收发器时可能需要的额外寄存器写入(通常作为芯片后修复)。

    请您尝试以下步骤:

    1>使用 GTX_8b10b_rxtx.sv 文件作为收发器如何连接到 mgt_8b10b_wrap 模块端口的参考

    2>使用同一端口但使用 GTP 实例创建一个 gtp_8b10b_rxtx.sv 文件。 除了您有 CPLL 端口外、大多数连接将保持不变。 此外、活动通道数可能与 GTX 参考设计不同(共有8条通道)。

    完成这些更改后、请运行完整 IP 仿真(环回模式)。 基于 GTX 和 GTP 的设计都应表现出相同的链路行为(只不过两种收发器型号之间的初始时间不同、时钟周期数可能不同)。

    此致、

    艾米特