This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1292R:使用内部时钟、如何确定最大 SPI TSCLK 速度?

Guru**** 1123240 points
Other Parts Discussed in Thread: ADS1292R, ADS1298
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1236253/ads1292r-using-internal-clock-how-to-determine-maximum-spi-tsclk-speed

器件型号:ADS1292R
主题中讨论的其他器件: ADS1298

大家好、我是在尝试了解可以为 ADS1292R 芯片配置的 SPI 时钟速度(TSCLK)。  

根据 Tsclk 常见问题解答、我们似乎可以达到 Tsclk 的20MHz。  

不过、在数据表的第8.5.1.2章("串行时钟(SCLK)"一章中、

 

有人指出 SCLK 的速度只能是 f_clk 的两倍?

在我们的应用中、我们要将 其配置为4MHz SPI 速度。 我们采用芯片内部时钟(512KHz)、并 将采样率配置为 4000个样本/秒。  

在我们的测试过程中、信号输出似乎正常、并且当前 SPI 设置没有任何问题。 不过、在我们重新阅读数据表后、我们只想确保使用4MHz 是否会造成任何问题?

那么,如何正确地确定 Tsclk 的速度? 假定等式9的分母除以72是正确的吗?

谢谢!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您查看的常见问题解答或问答链接是一个更通用的信息、并以 ADS1298为例。

    对于 ADS1292R、  

    请使用/遵循 ADS1292R  数据表8.5.1.2中的建议。 超出数据表建议的实现方式无法保证稳定性和一致的性能;因此、不建议/不推荐。

    公式9除以72、即72 = 2个通道中的2 * 24位+ 24个状态位。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的确认。 然后、我们将尝试改用数据表。

    此致、

    斯坦利