This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5675A-SP:电源定序

Guru**** 2439560 points
Other Parts Discussed in Thread: DAC5675A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1237938/dac5675a-sp-power-sequencing

器件型号:DAC5675A-SP
主题中讨论的其他器件:DAC5675A

您好!

下面是我们的 DAC5675A 电子产品的加电顺序。

⓿ M2V5_ANA ; P2V5_ANA ; M5V0_ANA ; P5V0_ANA ; P1V8_ANA
❶ P2V5_DIG
❷ P1V2_DIG
❸ P3V3_DIG;P3V3_ANA (-0.7V < P3V3_ANA - P3V3_DIG <+0.7V)

为了保护某些组件(FPGA、ADC 和 DAC)、该上电序列必不可少。
启动时、除 P3V3电压外、所有模拟电源都将打开。
我们负责开发 DCDC 转换器的分包商向我们发送了该仿真(参考图像)。

~可以看到、P3V3_ANA 受抑制的电源轨仍在 µs 500 μ s 至~ 2.5V 的时间内进行通电、然后将其关闭稳态保持在0.7V 以下、直到 P3V3_ANA 电源轨允许加电、然后可斜升至3.3V。P3V3_DIG 为 再关闭。

我们想知道启动时的这种行为是否可以接受。

此致、

大卫·穆拉特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    器件需要保持在绝对最大额定值范围内。