This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC34J24EVM:我可以使用 Xilinx FPGA 对其进行评估吗?

Guru**** 1667650 points
Other Parts Discussed in Thread: ADC34J24, ADC34J24EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1244456/adc34j24evm-can-i-evaluate-it-with-xilinx-fpga

器件型号:ADC34J24EVM
主题中讨论的其他器件:ADC34J24

我有 TI204C-IP 和计划、可以将 ADC34J24与 Xilinx MPSoC+配合使用。

我想在客户硬件问世之前测试 FPGA IP。

我的计划使用  ADC34J24EVM 和 Xilinx ZCU102 EVB。

似乎 ADC34J24EVM 具有 CPLD、其中 FPGA 源不向公众开放。

我想确保  ADC34J24EVM 和 Xilinx ZCU102之间的 JESD204通信在没有 FPGA 源的情况下可以正常吗?

此外、我还想知道 ADC34J24EVM 和 Xilinx ZCU102之间的 FMC 连接是否可用。

提前感谢您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Jason、

    您应该能够使用 ZCU102测试 ADC EVM。 请使用 TI IP 存档中的 ZCU102参考设计作为起点、并进行编辑、以获得以下结果:

    1>编辑 JESD_LINK_params.vh 文件、将 IP 类型设为"RX"。 这样将消除 TX 部分。  

    2>在 JESD_LINK_params.vh 文件中设置 RX 参数以匹配 ADC 的 JESD 模式

    3>编辑 refdesign_Rx.sv 文件、根据 ADC 的数据打包结果将通道数据与样本映射相匹配

    4>配置收发器 xci 文件、以满足 EVM 的通道速率和参考时钟设置要求。

    我不认为 CPLD 源文件需要编辑、但我们会在相关支持团队中进行检查并恢复此内容。

    此致、

    艾米特