This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1178:通过/SYNC 同步有时失败。

Guru**** 2387830 points
Other Parts Discussed in Thread: ADS1178
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1270169/ads1178-synchronization-by-sync-was-failed-sometimes

器件型号:ADS1178

大家好!

我的一个客户是在自己的电路板上评估 ADS1178。

它们使用2个 ADS1178、这些器件使用 相同的 CLK 信号、并且这2个器件通过/SYNC 引脚同步。
但同步有时会失败。  
目前、他们有以下问题。
请你给我答复吗?

问题1:
他们知道同步故障是通过违反 CLK 和/SYNC 信号之间的设置/保持来发生的。
还有其他故障原因吗?

问题2.
CLK 信号启动后、/SYNC 信号需要等待输入多少时间?

非常感谢您的答复。

此致、
和也。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好, Kazuya-san:

    如果 CLK 和/SYNC 信号不满足时序要求、ADS1178仍应同步。  但是、它们可能无法同步到完全相同的时钟边沿、在这种情况下、ADC 之间可能会有1或2个时钟周期差异。  如果/DRDY 时序在 ADS1178器件之间的差异超过2个时钟周期、则可能存在不同的问题。

    问题1:  如果/SYNC 信号具有大量噪声或过冲/振铃、则可能会解读多个边沿、从而导致无法正确同步。  在这种情况下、使用一个小型 RC 滤波器可能会有所帮助。

    问题2.  在 ADC 上电或 CLK 已启动后、您应该一直等到数据可用、这由/DRDY 变为低电平表示。  此时、可向 ADC 施加同步脉冲。

    此致、
    N·基思
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Keith、您好、

    非常感谢您的回复、很抱歉我很晚了回复。
    您的回复对我们非常有帮助。

    再次感谢大家、此致、
    和也。