This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8688EVM-PDK:布局问题

Guru**** 1096730 points
Other Parts Discussed in Thread: ADS8688EVM-PDK, ADS8694
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1328975/ads8688evm-pdk-layout-questions

器件型号:ADS8688EVM-PDK
主题中讨论的其他器件: ADS8694

您好!

 

我的客户将使用 ADS8694设计原型、并希望使用 ADS8688EVM-PDK 作为参考。

 

问题1:

在 EVM 的用户指南中、只有顶部和底部的布局信息。

是否提供完整的布局信息?

 

问题2.

它是4层吗?

 

问题3:

GND 层只是一个简单的平面吗?

 

问题4:

内层是否是简单的 GND 平面(与 Q3相同)和电源层(如 AVDD 和 DVDD)?

 

问题5.

PHI 板和 ADC 板的 GND 平面是否仅通过连接器连接?

 

问题6.

ADC DVDD 是否与用于 PHI 板中 FPGA 等的 VDD 相同?

 

此致、

奥巴

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Obata-San、

    ADS8688EVM-PDK 实际上是4层板、但用户指南中的层图图像缺少两个内层。 第二层是实心 GND 平面、第三层 划分为 AVDD 和 DVDD。 我已经在下面的 PDF 中重新生成了 EVM 层图。

    e2e.ti.com/.../ADS8688EVMA_5F00_PCB_5F00_LayerPlots.PDF

    PHI 控制器板上的 FPGA 使用相同的3.3V 电源以及其他电源电压。

    此致、

    瑞安