This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS9219:数据帧宽度= 20位时的 FCLK

Guru**** 2386100 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1363356/ads9219-fclk-when-data-frame-width-20bit

器件型号:ADS9219

您好、团队成员:

数据表中的图5-3显示、 当数据帧宽度=24位(DDR)时、FCLK 为6* DCLK。

当数据帧宽度= 20位(DDR)时、FCLK 的长度是多少?
它将是 5*DCLK 吗?

此致、
桑原启

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、团队成员:

    有人能回答我的问题吗?

    此致、
    桑原启

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuwahara-San、

    感谢您的耐心等待。 我认为、当数据帧宽度更改为20位时、在双通道 DDR 模式下 FCLK 仍将为6 * DCLK、但 DCLK 频率将如第6.3.8节所示发生变化:

    此致、

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samiha-San:

    感谢您的回答!

    此致、
    桑原启