This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7066:SPI 硬件

Guru**** 2378650 points
Other Parts Discussed in Thread: DAC70508, ADS7066
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1410976/ads7066-spi-hardware

器件型号:ADS7066
主题中讨论的其他器件:DAC70508

工具与软件:

我们在  设计中使用您的 ADS7066IRTER 和 DAC70508ZYZFR。   ADS7066和 DAC70508器件位于其自己的独立 SPI 总线上、并将 RFSoC 用作这两种器件的 SPI 主器件。  ADS7066和 DAC70508 器件将在 SPI 主器件上电之前上电。  我想知道 SPI 线路、复位线路或其他将连接到 RFSoC 的数字 IO 上是否有任何内部上拉。  我的担心是、例如、如果 MISO 线路在默认情况下被 ADS7066或 DAC70508器件拉高、那么这可能会无意中通过 GPIO 端口为 RFSoC 供电、从而导致问题或损坏。  我想避免在这些数字接口上放置缓冲器、但我需要使用缓冲器来保护 RFSoC 的情况除外。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、您好!  

    对于 ADS7066、 无需担心这一点、SPI 引脚通常是推挽式的。 ADS7066将驱动的唯一引脚是 SDO、但仅当 CS 被强制为低电平时。 可以在这些线路上使用弱上拉电阻器、以避免在启动时意外将 CS 驱动为低电平。 ADS7066上的 GPIO 引脚可通过 AIN 引脚访问、但这些引脚必须通过 SPI 总线进行配置、在上电时、这些引脚均为模拟输入、不应驱动任何引脚。  

    DAC 团队的其中一位同行可以回答其他问题、但 DAC70508应该也是一个类似的情况。 对于该器件、如果 SDO 引脚将用作 ALARM 引脚、则可以将其配置为开漏(需要上拉电阻)、但这也必须通过 SPI 通信进行配置。  

    此致、

    Yolanda